IC Data Sheets
8.
Figure 8-2 Pin configuration (1)
19020_
3
01_1007
3
0.ep
s
1007
3
0
Pinning information
No
Name
No
Name
No
Name
No
Name
1
MDQ1
65
Ground
129
AUD_VDD
193
VDD_33
2
MDQ6
66
SAR_ADC2
130
AUD_GND
194
VDD_12
3
MDM0
67
SAR_ADC3
131
DAOUT_L0
195
I2SI_BCLK/ AGPIO24
4
MDQ12
68
STBC_RST
132
DAOUT_R0
196
I2SI_ADCDAT(I)/
AGPIO54
5
VDD_DDR
69
PW_EN/ AGPIO56
133
DAOUT_L1
197
I2SI_WS(I)/ AGPIO55
6
MDQ14
70
VGA_VS/ AGPIO60
134
DAOUT_R1
198
I2SO_DAT1/ AGPIO52
7
MDQ9
71
VGA_HS/ AGPIO59
135
DAOUT_L2
199
I2SO_DAT2/ AGPIO53
8
MDQ11
72
XTAL_GND
136
DAOUT_R2
200
Ground
9
MDQS0
73
XTAL_OUT
137
SIF_VDD
201
TEST/ HWRESET#
10
MDQS0#
74
XTAL_IN
138
202
MDQ20
11
MDQS1
75
XTAL_VDD
139
SIF_IN-
203
MDQ19
12
MDQS1#
76
SOGIN0
140
SIF_GND
204
VDD_DDR
13
VDD_DDR
77
SOGIN1
141
VDD_33
205
MDQ17
14
MDQ15
78
SOGIN2
142
VDD_12
206
MDQ22
15
MDQ8
79
ADC3VMID
143
S_SCK/ GPIO03(IO)
207
MDM2
16
MDQ10
80
VGA_B
144
S_SDA/ TS_CLK/
AGPIO04
208
MDQ28
17
MDQ13
81
ADC3M
145
PWM0(O)/ GPIO00
209
MDQ30
18
MDM1
82
VGA_G
146
PWM1(O)/ GPIO01
210
MDQ25
19
MDQ7
83
ADC2M
147
PWM2(O)/ GPIO02
211
MDQ27
20
MDQ0
84
VGA_R
148
GPIO05(IO)
212
MDQS2
21
VDD_DDR
85
ADC1M
149
GPIO04(IO)
213
MDQS2#
22
MDQ2
86
ADC1VMID
150
GPIO09(IO)
214
VDD_DDR
23
MDQ5
87
AVDD_TVADC
151
Ground
215
MDQS3
24
Ground
88
AGND_TVADC
152
TS_DAT0/ GPIO07
216
MDQS3#
25
HDCP0_KEY_SDA/
AGPIO00
89
YPbPr0_Pb
153
SPARC_RX/
TS_VALID/ AGPIO05
217
MDQ31
26
HDCP0_KEY_SCK/
AGPIO01
90
YPbPr0_Y
154
SPARC_TX/
TS_START/ AGPIO12
218
MDQ24
27
VDD_33
91
YPbPr0_Pr
155
VDD_33
219
MDQ26
28
VDD_12
92
SCART0_FB
156
VDD_12
220
VDD_DDR
29
VDDHSRT
93
YPbPr1_Pb/
SCART0_B
157
UART0_RX(I)/
AGPIO48
221
MDQ29
30
USB_GND
94
YPbPr1_Y/ SCART0_G
158
UART0_TX(O)/
AGPIO47
222
MDM3