Circuit Diagrams and PWB Layouts
EN 123
QFU1.2E LA
10.
2014-Jan-10
back to
div. table
10-2-23
B04H, eMMC
19370_023_130129.eps
130129
eMMC
B04H
B04H
2012-11-08
5
3104 313 6618
eMMC
DATA
CMD
CLK
RST
VDDI
VSS
VSSQ
VCCQ
VCC
0
1
2
3
4
5
6
7
NC
NC
NC
NC
47K
3EJ2-3
3
6
3EJ2-2
47K
2
7
3EJ6-1
33R
1
8
100n
2EJ2
2EJ6
100n
FEJ4
4
5
+3V3
+3V3
3EJ2-4
47K
2EJ
3
100n
+3V3
FEJ3
FEJ5
4K7
+3V3
4
5
3
EJ1
K
8
H10
33R
3EJ6-4
F5
K9
J10
C2
C4
N2
N5
P4
P6
G5
E7
B3
B4
B5
B6
K5
C6
M4
N4
P
3
P5
E6
7EJ0-1
H26M21001ECR
MAIN
M6
M5
A3
A4
A5
B2
2
7
+3V3
33R
3EJ7-2
2
7
100n
2EJ7
3EJ6-2
33R
33R
3EJ7-3
3
6
+3V3
M
3
M7
M
8
M9
M10
M11
K13
K14
L1
L2
L3
L12
A12
L13
L14
M1
M2
J13
J14
K1
K2
K3
A11
K6
K7
K10
K12
H3
H5
H12
H13
H14
A10
J1
J2
J3
J5
J12
F14
G1
G2
G
3
G10
A9
G12
G1
3
G14
H1
H2
E12
E1
3
E14
F1
A8
F2
F
3
F10
F12
F1
3
D12
D1
3
D14
E1
A7
E2
E
3
E5
E
8
E9
E10
C9
C10
C11
C12
A6
C13
C14
D1
D2
D
3
D4
B11
B12
B13
A2
B14
C1
C3
C5
C7
C8
P10
B1
P11
P12
P1
3
P14
B7
B8
B9
B10
A14
N11
N12
N1
3
N14
P1
P2
P7
P
8
P9
A13
M12
M1
3
M14
N1
N
3
N6
N7
N
8
N9
N10
7EJ0-2
H26M21001ECR
NC
A1
8
47K
3EJ2-1
1
3
6
FEJA
+3V3
3EJ3-3
47K
FEJ7
33R
3EJ5
33R
3EJ6-3
3
6
4
5
1
8
47K
3EJ3-4
3EJ3-1
47K
100n
2EJ4
2EJ1
100n
FEJB
FEJ9
10K
3EJ0
+3V3
+3V3
33R
3EJ8
4
5
FEJ2
33R
3EJ7-4
3EJ4
33R
+3V3
2
7
FEJ6
47K
3EJ3-2
100n
2EJ5
8
33R
3EJ7-1
1
+3V3
FEJ0
FEJ1
+3V3
FEJ8
GPIO18
SDIO2-D3
GPIO19
SDIO2-D2
GPIO20
SDIO2-D5
GPIO21
SDIO2-D6
GPIO22
SDIO2-D7
GPIO24
SDIO2-D4
GPIO23
SDIO2-RESETn
SDIO2-CMD
SDIO2-CLK
SDIO2-D3
SDIO2-RESETn
SDIO2-D4
SDIO2-D0
SDIO2-D1
SDIO2-D2
SDIO2-D3
SDIO2-D4
SDIO2-D5
SDIO2-D6
SDIO2-D7
GPIO16
SDIO2-D0
GPIO14
SDIO2-CLK
GPIO15
SDIO2-CMD
GPIO17
SDIO2-D1
SDIO2-CLK
SDIO2-CMD
SDIO2-D0
SDIO2-D1
SDIO2-D2
SDIO2-D3
SDIO2-D4
SDIO2-D5
SDIO2-D6
SDIO2-D7
SDIO2-RESETn
VDDI
VDDI
SDIO2-D4
SDIO2-D5
SDIO2-D6
SDIO2-D7
SDIO2-D5