14.12. System Control Schematic Diagram (S) ( Digital P.C.B. 5/9 )
A
B
C
D
E
F
G
1
2
3
4
5
6
7
8
9
10
11
G
DQ14
VSSQ
DQ15
VCC(D3.3V)
VSS
43
54 53 52 51 50 49 48 47 46 45
32
28
31 30
33
29
35 34
36
37
38
39
40
41
42
27
26
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
2
1
3
44
DQ13
VCCQ(D3.3V)
DQ12
DQ11
VSSQ
DQ10
DQ9
VCCQ(D3.3V)
DQ8
VSS
NC
UDQM
CLK
CKE
NC
A11
A9
DQ0
VCCQ(D3.3V)
DQ1
DQ2
VSSQ
DQ3
DQ4
VCCQ(D3.3V)
DQ5
DQ6
VSSQ
DQ7
VCC(D3.3V)
LDQM
/WE
/CAS
/RAS
CS
A13
A12
A8
A7
A6
A5
A4
VSS
A10
A0
A1
A2
A3
VCC(D3.3V)
1
5
2 4
3
6
7
8
IC6002
C3ABRG000016
1
5
2 4
3
6
7
8
2
1
8
5
6
3
4
7
2
1
8
5
6
3
4
7
RX6011
47X4
RX6009
47X4
RX6010
47X4
RX6012
47X4
DQ14
VSSQ
DQ15
VCC(D3.3V)
VSS
43
54 53 52 51 50 49 48 47 46 45
32
28
31 30
33
29
35 34
36
37
38
39
40
41
42
27
26
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
2
1
3
44
DQ13
VCCQ(D3.3V)
DQ12
DQ11
VSSQ
DQ10
DQ9
VCCQ(D3.3V)
DQ8
VSS
NC
UDQM
CLK
CKE
NC
A11
A9
DQ0
VCCQ(D3.3V)
DQ1
DQ2
VSSQ
DQ3
DQ4
VCCQ(D3.3V)
DQ5
DQ6
VSSQ
DQ7
VCC(D3.3V)
LDQM
/WE
/CAS
/RAS
CS
A13
A12
A8
A7
A6
A5
A4
VSS
A10
A0
A1
A2
A3
VCC(D3.3V)
1
5
2 4
3
6
7
8
1
5
2 4
3
6
7
8
2
1
8
5
6
3
4
7
2
1
8
5
6
3
4
7
RX6028
47X4
RX6023
47X4
RX6024
47X4
RX6029
47X4
D 3.3V
16bit/128M SDRAM/
WORKING MEMORY
IC6003
C3ABRG000016
(16bit/128M SDRAM)
FL6001
F1H0J1050018
FL6002
F1H0J1050018
FL6007
F1H0J1050018
FL6008
F1H0J1050018
8
7
6
4
2
1
3
5
RX6031
47X4
4
6
7
8
2
1
RX6030
47X4
3
5
4
6
7
8
2
1
RX6026
47X4
3
5
4
6
7
8
2
1
RX6022
47X4
3
5
4
6
7
8
2
1
RX6020
47X4
3
5
4
6
7
8
2
1
RX6018
33X4
3
5
R6017 47
S D1.8V
XRESET
DGND
MA0
MA1
MA2
MA3
MA4
MA5
MA6
MA7
MA8
MA9
MA10
MA11
MA12
MA13
MA14
XMCS1
XMCS0
XMRAS
XMCAS
XMWE
XMBE1
XMBE0
SDCKE
SDCLK
XMWE
XMBE0
XMCAS
XMRAS
XMCS0
MA14
MA13
MA10
MA0
MA1
MA2
MA3
MSA1
MSA2
MSA3
MSA4
MSA5
MSA6
MSA7
XAIWE
XMWE3
XMWE2
XMRE
DECSYSCLK
XCS1
XCS5
XCS6
RXW
1
2
3
4
5
6
XDIAG
XRESET
MSORX
GND
D 3.3V
MSOTX
TO DIGITAL JIG
P6001
XIRQ6
XIRQ5
XIRQ1
XIRQ0
UARTG2M
UARTM2G
XGINT1
XGINT2
PRGSEL
SETUP
DEC SDTO
DEC SCK
A
B
C
D
E
F
XDIAG
SBIO
SBO0
XIRQ6
XIRQ5
XIRQ1
XIRQ0
UARTG2M
UARTM2G
XGINT1
XGINT2
PRGSEL
SETUP
DEC SDTO
DEC SCK
G
G
G
G
AI
AD
AD
AD
AD
DN
DN
DN
DN
EN
DS
AD
G
G
G
G
G
DN
DN
AD
AD
AD
AD
AD
AD
AD
AD
AD
EN
EN
EN
EN
EN
AI
AI
AI
AI
AI
AI
AI
G
G
G
G
G
G
G
EN
G
G
EN
AI
G
F1
F3
F4
F5
F6
F7
F8
F9
F10
F11
F12
F13
F14
F15
F16
F17
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
A16
A17
A18
A19
A20
A21
A22
A23
A24
A25
SD1.8V
D3.3V
CLIP
CLIP
AI
XSSP
XSSP
G
R6023 0
DV
DV
DV
DV
DV
DV
DV
DV
DV
DS
DS
DS
DS
DS
DS
DS
MP
MP
MP
MP
MP
MP
MP
DV
DS
DS
DV
DS
F18
D3.3V
D3.3V
MA11
MA9
SDCKE
XMBE1
SDCLK
MA8
MA7
MA6
MA5
MA4
MA12
MD8
MD9
MD10
MD11
MD12
MD13
MD14
MD15
MD0
MD1
MD2
MD3
MD4
MD5
MD6
MD7
SD1.8V
F2
J
DMR-E100H P/PC/PL
System Control Section(Digital P.C.B.(5/9)) Schematic Diagram(S)
DN:Digital Net Section(Page: )
F
AI:AV Input Section(Page: )
G
EN:AV Encoder Section(Page: )
H
AD:AV Decoder Section(Page: )
I
S:System Control Section(Page: )
J
G:Glue Section(Page: )
K
DV:1394 DV Section(Page: )
L
DS:RTSC Section(Page: )
M
MP:MPEG4 Section(Page: )
N
DMR-E100HP / DMR-E100HPC / DMR-E1
73
Summary of Contents for DMRE100HP
Page 13: ...6 2 3 Other Items needed Digital P C B HDD Conditions Nothing special 13 ...
Page 25: ...2 Pull out the HDD holder vertically from Super sheet and HDD 25 ...
Page 56: ...16 3 Packing Accessories Section 56 ...
Page 69: ...69 ...
Page 128: ...Location Map REAR DMR E100H P PC PL Main P C B REP3603B 4 4 Section 1 4 2 4 3 4 4 4 FRONT ...