CHAPTER 3 CPU ARCHITECTURE
User’s Manual U18172EJ2V0UD
40
Table 3-3. Special Function Registers (3/3)
Bit No.
Number of Bits
Manipulated
Simultaneously
Address Symbol
7 6 5 4 3 2 1 0
R/W
1 8 16
After
Reset
Reference
page
FFA6H
FLAPHC
0 0 0 0
FLAP
C11
FLAP
C10
FLAP
C9
FLAP
C8
√
√
−
FFA7H FLAPLC FLAP
C7
FLAP
C6
FLAP
C5
FLAP
C4
FLAP
C3
FLAP
C2
FLAP
C1
FLAP
C0
√
√
−
00H 230
FFA8H FLW
FLW7 FLW6 FLW5 FLW4 FLW3 FLW2 FLW1 FLW0
R/W
−
√
−
00H 231
FFA9H to
FFDFH
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FFE0H IF0
<ADIF> <TMIF
010>
<TMIF
000>
<TMIF
H1>
<PIF1>
<PIF0> <LVIIF>
0 R/W
√
√
−
00H 170
FFE1H to
FFE3H
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FFE4H MK0
<ADM
K>
<TMM
K010>
<TMM
K000>
<TMM
KH1>
<PMK
1>
<PMK
0>
<LVI
MK>
1 R/W
√
√
−
FFH 171
FFE5H to
FFEBH
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FFECH
INTM0
0
0
ES11 ES10 ES01 ES00
0
0
R/W
−
√
−
00H 171
FFEDH
to FFF2H
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FFF3H
PPCC 0 0 0 0 0 0
PPCC1 PPCC0
√
√
−
02H
67
FFF4H
OSTS 0 0 0 0 0 0
OSTS1
OSTS0
R/W
−
√
−
Undefined
Note
69
FFF5H to
FFFAH
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FFFBH
PCC 0 0 0 0 0 0
PCC1
0
R/W
√
√
−
02H
67
Note
The oscillation stabilization time that elapses after release of reset is selected by the option byte. For details,
refer to
CHAPTER 15 OPTION BYTE
.
Remark
For a bit name enclosed in angle brackets (<>), the bit name is defined as a reserved word in the RA78K0S,
and is defined as an sfr variable using the #pragma sfr directive in the CC78K0S.