
VDDI
VSSI
VSSI
VSSI
VSSI
GND
VDDI
+5V
+5V
VDDI
A
REV:
DWG. NO.
SIZE
GEDABV:
SHEET
DWG. NO.
REV:
GEDTTL:
A
D
31
2
C
B
4
A
D
C
31
2
4
MPB334B
6 OF 8
O
63ASE90534W
LAST_MODIFIED=Mon Aug 1 18:07:44 1994
BOARD
63ASE90534W
O
33
R2
+
25V
1UF
C57
TANT
X.XUF
C62
0.1UF
C55
OUT8
OUT14
SMT-SO
Y1
W1
VDDA
VSSA
132 PQFP
FOR THE
IFETCH*/DSI
IPIPE*/DSO
A
L
U
D
E
O
M
D C
PADA3/AN3
PADA2/AN2
VRL
VRH
VSSA
PADA0/AN0
PADA4/AN4
PADA5/AN5 PADA6/AN6
PADA1/AN1
VDDA
T2CLK
TPUCH7
TPUCH6
TPUCH8 TPUCH9
TPUCH11
TPUCH10
TPUCH12 TPUCH13 TPUCH14 TPUCH15
TPUCH5
TPUCH3
TPUCH4
TPUCH2
TPUCH1
TPUCH0
T P
E
L
U
D
M
U
O
VDDSYN
IRQ5* /PF5
IRQ6* /PF6
IRQ4* /PF4
IRQ7* /PF7
RESET*
R/W* CLKOUT
BERR* HALT*
IRQ3* /PF3
IRQ2* /PF2
IRQ1* /PF1
MODCLK/PF0
VDDI
EXTAL
CSBOOT*
PC6/A22/ CS9*
PC5/A21/ CS8*
PC4/A20/ CS7*
PC3/A19/ CS6*
PC2/FC2/ CS5*
PC0/FC0/ CS3*
E/A23/CS10*
VSTBY
FREEZE
DSCLK/BKPT
BR*/ CS0*
VDDI
XTAL
VDDE
VDDE
VDDE VDDE
VDDE
VDDE
VDDE VDDE
VDDE
VDDE
D0 D1
D5
D2
D4
D3
D6
D8
D7
D9 D10
D11
D13
D12
D15
D14
VSSE
VSSE
VSSE
VSSE
VSSE
VSSE
VSSE
VSSE
VSSE VSSE
VSSI
VSSI VSSI
A15 A16 A17
A14
A13
A12
A0 A1
A5
A4
A3
A2
A6
A8
A7
A9
A10
A11
A18
BG*/ CS1*
BGACK*/ CS2*
PC1/FC1/ CS4*
TSTME*/TSC
SIM INTERFACE
VSSI
XFC
SIZ0 /PE6
AS* /PE5
DS* /PE4
DSACK1*/PE1
DSACK0*/PE0
AVEC* /PE2 RMC* /PE3
SIZ1 /PE7
AMP SOCKET
MC68334
U1
1UH
L3
0.1UF
C60
MCU & CLOCK
2) THE CAP BETWEEN XFC & VSSI IS OPTIONAL.
NOTE: 1) PLACE THE CAP BETWEEN VDDSYN & XFC AS CLOSE TO MCU PINS AS POSSIBLE.
8 OR 14 PIN CANS / DIPS.
14 PIN DIP SOCKET FOR
IRQ<7..1>*
RESET*
HALT*
SIZ1
CLKOUT
BERR*
R/W*
AVEC*
RMC*
DS*
AS*
SIZ0
DSACK0*
DSACK1*
11
8
2
1
21
132 131 130 129
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111 110
109 108
107
106
105 104
103 102
101
100
99
98 97
96
95
94 93
92 91
90
89
88 87 86 85
84
83
82 81 80
79
78
77 76 75 74 73
72 71
70 69
68
67
66
65
64
63
62
61
60
59
58 57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16 15 14 13
12 11 10
9
8
7
6 5 4 3
2
1
3
2
1
2
1
2
1
VDDSYN
CS<10..0>*
A<18..0>
D<15..0>
CSBOOT*
IRQ <7>*
IRQ <6>*
IRQ <5>*
IRQ <4>*
IRQ <3>*
IRQ <2>*
IRQ <1>*
NC
CS<10>*
CS<9>*
CS<8>*
CS<7>*
CS<6>*
CS<5>*
CS<4>*
CS<3>*
CS<2>*
CS<1>*
CS<0>*
A<18>
A<17>
A<16>
A<15>
D<15>
A<14>
D<14>
A<13>
D<13>
A<12>
D<12>
A<11>
D<11>
A<10>
D<10>
A<9>
D<9>
A<8>
D<8>
A<7>
D<7>
A<6>
D<6>
A<5>
D<5>
A<4>
D<4>
A<3>
D<3>
A<2>
D<2>
A<1>
D<1>
A<0>
D<0>
MODCLK
XFC
DSI
DSO
BKPT*
FREEZE
TSC
VSTBY
TPU<15>
TPU<14>
TPU<13>
TPU<12>
TPU<11>
TPU<10>
TPU<9>
TPU<8>
TPU<7>
TPU<6>
TPU<5>
TPU<4>
TPU<3>
TPU<2>
TPU<1>
TPU<0>
TPU<15..1>
T2CLK
AN<6..0>
AN<3>
AN<2>
AN<1>
AN<0>
AN<6>
AN<5>
AN<4>
VRL
VRH
MAPI-EXTAL
MCUEXTAL
XTALOSC
1
2
2
1
7B4<
4C1<>
5C4<>
5C4<>
5C4<>
5C4<>
5C4<>
5C4<>
5C4<>
5C4<
4B1>
4A1<
5C4<>
4B1<>
4B1<>
4B4<
7D1>
5D4<
5C4<>
4B4<
7C4<
5B4<>
4B1<>
4B1<
4B1>
4A1<
4B1>
4B1>
7C4<
4C4<>
4B4>
5B1>
4C1>
3B4>
3B4>
4A1>