Evaluation Board User Guide
UG-173
Rev. B | Page 15 of 24
05
87
0
-01
0
VCC
C201
0.1µF
C202
0.1µF
C203
0.1µF
C204
0.1µF
C205
0.1µF
C206
0.1µF
C207
0.1µF
C208
0.1µF
FF
/IR
LD
FW
FT
/S
I
PA
F
OW
FS
E
L0
HF
FS
E
L1
BE
IP
PA
E
PF
M
EF
/O
R
RM
RC
L
K
RE
N
Q7
Q8
Q9
Q10
Q11
Q12
Q13
Q14
Q15
Q16
Q17
OE
RT
D5
D4
D3
D2
D1
D0
Q0
Q1
Q2
Q3
Q4
Q5
Q6
D6
D7
D8
D9
D10
D11
D12
D13
D14
D15
D16
D17
IW
SEN
WEN
PR
S
WC
L
K
MR
S
DNC
V
CC
DNC
GND
V
CC
GND
V
CC
V
CC
GND
GND
V
CC
GND
GND
V
CC
V
CC
GN
D
GN
D
GN
D
V
CC
GN
D
14
20
23
3
30
33
36
39
4
44
46
48
5
51
54
55
58
67
7
9
29
28
17
16
15
13
12
11
10
8
27
26
25
24
22
21
19
18
64
75
72
70
76
68
6
77
73
65
31
32
45
47
49
50
52
53
56
57
34
35
37
38
40
41
42
43
62
63
80
69
71
78
59
66
74
79
61
60
2
1
U201
IDT72V283
TQFP 80
BOTTOM FIFO
CHANNEL A
Q9
E202
E201
OE2
RE
N2
EF
2
FF
2
WEN2
D2_16
D2_17
VCC
RCL
K
Q0
Q1
Q2
Q3
Q4
Q5
Q6
Q7
Q8
Q10
Q11
Q13
Q14
Q15
Q16
Q17
MR
S
W
R
T
_
CL
K2
Q12
PO
PU
L
A
T
E
W
IT
H
PI
N
SO
C
K
E
T
D2_1
D2_0
D2_3
D2_2
D2_5
D2_4
D2_7
D2_6
D2_15
D2_14
D2_13
D2_12
D2_11
D2_10
D2_9
D2_8
R201
0
Ω
R202
10k
Ω
PC3
R203
DNP
R204
DNP
VCC
WRT_CLK2
Figure 10. PCB Schematic (Continued)