Product Name
EK-AI7931LD
Version
E
Doc No
912-13802
Date
2022/11/14
Page
18 / 26
PRODUCT USER GUIDE
www.acsip.com.tw
Table 5 GPIO pin multi-function definition
IO Name
CR Value
Default*
Name
Dir
Default
Description
Dir
PU/PD
PAD_SYSRST_B
NA
PAD_SYSRST_B
PU
Chip hardware fundamental reset pin
SDIO_CLK
0000
GPIO[6]
I/O
I
PD
GPIO 6
0001*
SDIO_CLK
I
SDIO Clock
0010
MSDC0_CLK
O
MSDC Clock
0011
SPIM0_SCK
O
SPI0 (Master) Clock
0100
CM33_GPIO_EINT0
I
CM33 EINT0
0101
DEBUG_0
O
Debug Signal 0
0110
ANT_SEL0
O
Antenna Select 0
0111
RSVD
I
RSVD
SDIO_CMD
0000
GPIO[7]
I/O
I
PU
GPIO 7
0001*
SDIO_CMD
I/O
SDIO CMD
0010
MSDC0_CMD
I/O
MSDC CMD
0011
SPIM0_CS_N
O
SPI0 (Master) Chip Select
0100
CM33_GPIO_EINT1
I
CM33 EINT1
0101
DEBUG_1
O
Debug Signal 1
0110
ANT_SEL1
O
Antenna Select 1
0111
RSVD
I
RSVD
SDIO_DAT0
0000
GPIO[8]
I/O
I
PU
GPIO 8
0001*
SDIO_DAT0
O
SDIO Data[0]
0010
MSDC0_DAT0
I/O
MSDC0 Data[0]
0011
SPIM0_MISO
I
SPI0 (Master) Input
0100
UART0_RTS
O
UART0 RTS
0101
DEBUG_2
O
Debug Signal 2
0110
ANT_SEL2
O
Antenna Select 2
0111
CM33_GPIO_EINT0
I
CM33 EINT0
Pro
vid
ed
by
AcS
ip
Pro
vid
ed
by
AcS
ip
Pro
vid
ed
by
AcS
ip