53
RX-V740/RX-V740RDS/DSP-AX740
RX-V640/RX-V640RDS/HTR-5660/DSP-AX640/DSP-AX640SE
IC608 : XC9527XL-100100 (DSP P.C.B.)
PLD
NO.
端子名
信号線名称
I/O
機 能
54
D[4]
EMD[4]
I/O
外部メモリアクセス用 Data バス
55
D[5]
EMD[5]
I/O
外部メモリアクセス用 Data バス
56
D[6]
EMD[6]
I/O
外部メモリアクセス用 Data バス
57
VCC
電源 (+3.3V)
58
D[7]
EMD[7]
I/O
外部メモリアクセス用 Data バス
59
EXMEM̲IN
/EXM2
IN
External Memory OUT Enable from CS49329
60
PGND
電源 (0V)
61
CSCSO
/CSCS3
OUT
CS49329 用チップセレクト出力(cscsi のスルー)
62
GND
電源 (0V)
63
XOUT
SDIA
OUT
YSS938
SDIA 用 セレクタ出力端子
64
ZSEL[0]
ZSEL[0]
IN
MAIN DAC SDATA 用 セレクタ制御信号入力端子
00:zout = GND
01:zout = SDOB3
65
CSIO[0]
GPIO[0]
I/O
CS49329 GPIO バス
66
CSIO[1]
GPIO[1]
I/O
CS49329 GPIO バス
67
CSIO[2]
GPIO[2]
I/O
CS49329 GPIO バス
68
CSIO[3]
GPIO[3]
I/O
CS49329 GPIO バス
69
GND
電源 (0V)
70
CSIO[4]
GPIO[4]
I/O
CS49329 GPIO バス
71
CSIO[5]
GPIO[5]
I/O
CS49329 GPIO バス
72
CSIO[6]
GPIO[6]
I/O
CS49329 GPIO バス
73
N.C.
N.C.
74
CSIO[7]
GPIO[7]
I/O
CS49329 GPIO バス
75
GND
電源 (0V)
76
PGND
電源 (0V)
77
SCKO
SCK3
OUT
DSP デバイス(CS49329/YSS938)への Serial Clock 出力
78
PGND
電源 (0V)
79
SDMO
SDM3
OUT
DSP デバイス(CS49329/YSS938)への Serial Data 出力
80
N.C.
N.C.
81
PGND
電源 (0V)
82
EMOE̲IN
/EMOE2
IN
External Memory Enable(latch clock) from CS49329
83
TDO
Test Data Out
84
GND
電源 (0V)
85
EMWR̲IN
/EMWE2
IN
EXternal Memory Write Enable from CS49329
86
ABOOT
ABOOT
OUT
CS49329 Auto Boot 用出力(Low or Hi-z 出力)
87
SDDO
SDDO
OUT
PLD からマイコンへの Serial Data 出力。 Read Data 送信時以外は Hi-Z
88
VCC
電源 (+3.3V)
89
TOUT[0]
SDIB0
OUT
CS49329 AUDATA0 のスルー出力端子。
90
YOUT
SDATAN
OUT
CS49329
SDATAN 用 セレクタ出力端子
91
ZOUT
SDATA
OUT
MAIN DAC SDATA 用 セレクタ出力端子
92
MEMACS
MEMACS
IN
マイコンシリアルのモード切替え信号入力(H:マイコン serial をメモリアクセスに使用)
93
SCKI
SCK
IN
マイコンからの Serial Clock 入力
94
TIN
AUDATA0
IN
CS49329
AUDATA0 の入力端子。信号は、スルーで tout 端子から出力される。
95
SDMI
SDM
IN
マイコンからの Serial Data 入力
96
CSCSI
/CSCS
IN
CS49329 用チップセレクト信号入力
97
ZIN1
SDOB3
IN
MAIN DAC SDATA 用 セレクタ入力端子:SDOB3
98
VCC
電源 (+3.3V)
99
RST
/ICD
IN
PLD システムリセット(Low →リセット)
100
GND
電源 (0V)
IC608 : XC9527XL-100100 (DSP P.C.B.)
PLD
NO.
端子名
信号線名称
I/O
機 能
1
ZIN2
SDIB0
IN
MAIN DAC SDATA 用 セレクタ入力端子:AUDATA0(tout 出力)
2
N.C.
N.C.
3
ZIN3
SDOA0
IN
MAIN DAC SDATA 用 セレクタ入力端子:SDOA0
4
PGND
電源 (0V)
5
VCC
電源 (+3.3V)
6
FMEMENINV
FMEINV
OUT
SRAM チップセレクト
7
N.C.
N.C.
8
FMEMEN
FMEMEN
OUT
Flash Memory チップセレクト
9
EXMEM̲ON
/EMOE
OUT
外部メモリ用 Output Enable 出力
10
EMWR̲ON
/EMWE
OUT
外部メモリ用 Write Enable 出力
11
PAGE[0]
PAGE[0]
OUT
Flash Memory Page Select(上位アドレスバスに接続)
12
PAGE[1]
PAGE[1]
OUT
Flash Memory Page Select(上位アドレスバスに接続)
13
PAGE[2]
PAGE[2]
OUT
Flash Memory Page Select(上位アドレスバスに接続)
14
PAGE[3]
PAGE[3]
OUT
Flash Memory Page Select(上位アドレスバスに接続)
15
A[0]
EMA[0]
OUT
外部メモリアクセス用アドレスバス
16
A[1]
EMA[1]
OUT
外部メモリアクセス用アドレスバス
17
A[2]
EMA[2]
OUT
外部メモリアクセス用アドレスバス
18
A[3]
EMA[3]
OUT
外部メモリアクセス用アドレスバス
19
N.C.
N.C.
20
ZSEL[1]
ZSEL[1]
IN
MAIN DAC SDATA 用 セレクタ制御信号入力端子
00:zout = GND 10:zout = AUDAT0
01:zout = SDOB3 11:zout = SDOA0
21
GND
電源 (0V)
22
CSPLDI
/CS595
IN
PLD 用チップセレクト (Low アクティブ)
23
XIN1
SDAO
IN
YSS938
SDIB0 用 セレクタ入力端子:SDAO(ADC 出力信号)
24
N.C.
N.C.
25
XIN2
SDIB0
IN
YSS938
SDIB0 用 セレクタ入力端子:AUDATA0(tout 出力)
26
VCC
電源 (+3.3V)
27
A[4]
EMA[4]
OUT
外部メモリアクセス用アドレスバス
28
A[5]
EMA[5]
OUT
外部メモリアクセス用アドレスバス
29
A[6]
EMA[6]
OUT
外部メモリアクセス用アドレスバス
30
A[7]
EMA[7]
OUT
外部メモリアクセス用アドレスバス
31
GND
電源 (0V)
32
A[8]
EMA[8]
OUT
外部メモリアクセス用アドレスバス
33
A[9]
EMA[9]
OUT
外部メモリアクセス用アドレスバス
34
N.C.
N.C.
35
A[10]
EMA[10]
OUT
外部メモリアクセス用アドレスバス
36
A[11]
EMA[11]
OUT
外部メモリアクセス用アドレスバス
37
A[12]
EMA[12]
OUT
外部メモリアクセス用アドレスバス
38
VCC
電源 (+3.3V)
39
A[13]
EMA[13]
OUT
外部メモリアクセス用アドレスバス
40
A[14]
EMA[14]
OUT
外部メモリアクセス用アドレスバス
41
YIN1
DIRSDO
IN
CS49329
SDATAN 用 セレクタ入力端子:DIRSDO
42
YIN2
SDOA0
IN
CS49329
SDATAN
用 セレクタ入力端子:SDOA0
43
N.C.
N.C.
44
GND
電源 (0V)
45
TDI
Test Data In
46
N.C.
N.C.
47
TMS
Test Mode Select
48
TCK
Test Clock
49
D[0]
EMD[0]
I/O
外部メモリアクセス用 Data バス
50
D[1]
EMD[1]
I/O
外部メモリアクセス用 Data バス
51
VCC
電源 (+3.3V)
52
D[2]
EMD[2]
I/O
外部メモリアクセス用 Data バス
53
D[3]
EMD[3]
I/O
外部メモリアクセス用 Data バス