ML605 Hardware User Guide
19
UG534 (v1.9) February 26, 2019
Detailed Description
K12
DDR3_D6
16
DQ6
D11
DDR3_D7
18
DQ7
M13
DDR3_D8
21
DQ8
J14
DDR3_D9
23
DQ9
B13
DDR3_D10
33
DQ10
B12
DDR3_D11
35
DQ11
G10
DDR3_D12
22
DQ12
M11
DDR3_D13
24
DQ13
C12
DDR3_D14
34
DQ14
A11
DDR3_D15
36
DQ15
G11
DDR3_D16
39
DQ16
F11
DDR3_D17
41
DQ17
D14
DDR3_D18
51
DQ18
C14
DDR3_D19
53
DQ19
G12
DDR3_D20
40
DQ20
G13
DDR3_D21
42
DQ21
F14
DDR3_D22
50
DQ22
H14
DDR3_D23
52
DQ23
C19
DDR3_D24
57
DQ24
G20
DDR3_D25
59
DQ25
E19
DDR3_D26
67
DQ26
F20
DDR3_D27
69
DQ27
A20
DDR3_D28
56
DQ28
A21
DDR3_D29
58
DQ29
E22
DDR3_D30
68
DQ30
E23
DDR3_D31
70
DQ31
G21
DDR3_D32
129
DQ32
B21
DDR3_D33
131
DQ33
A23
DDR3_D34
141
DQ34
A24
DDR3_D35
143
DQ35
C20
DDR3_D36
130
DQ36
D20
DDR3_D37
132
DQ37
J20
DDR3_D38
140
DQ38
G22
DDR3_D39
142
DQ39
Table 1-4:
DDR3 SODIMM Connections
(Cont’d)
U1 FPGA Pin
Schematic Net Name
J1 SODIMM
Pin Number
Pin Name