Conne
c
tio
ns
Data Order
12
Port assignment
The following table shows the assignment for the three ports (A, B, and C) and the respective video signals (D1, D2,
and DR, DG, DB for RGB24-bit) for 1tap/2tap as defined in the base configuration.
Color pixel array
In the case of 8-bit, 10-bit, and 12-bit outputs, signals of all pixels are output sequentially according to the Bayer Array
shown below.
In the case of RGB24-bit, R, G, and B are 8 bits respectively per 1 pixel.
Port
1tap
2tap
8 bit
10 bit
12 bit
RGB 24bit
8 bit
10 bit
12 bit
Port A0
D1[0]
D1[0]
D1[0]
DR[0]
D1[0]
D1[0]
D1[0]
Port A1
D1[1]
D1[1]
D1[1]
DR[1]
D1[1]
D1[1]
D1[1]
Port A2
D1[2]
D1[2]
D1[2]
DR[2]
D1[2]
D1[2]
D1[2]
Port A3
D1[3]
D1[3]
D1[3]
DR[3]
D1[3]
D1[3]
D1[3]
Port A4
D1[4]
D1[4]
D1[4]
DR[4]
D1[4]
D1[4]
D1[4]
Port A5
D1[5]
D1[5]
D1[5]
DR[5]
D1[5]
D1[5]
D1[5]
Port A6
D1[6]
D1[6]
D1[6]
DR[6]
D1[6]
D1[6]
D1[6]
Port A7
D1[7]
D1[7]
D1[7]
DR[7]
D1[7]
D1[7]
D1[7]
Port B0
D1[8]
D1[8]
DG[0]
D2[0]
D1[8]
D1[8]
Port B1
D1[9]
D1[9]
DG[1]
D2[1]
D1[9]
D1[9]
Port B2
D1[10]
DG[2]
D2[2]
D1[10]
Port B3
D1[11]
DG[3]
D2[3]
D1[11]
Port B4
DG[4]
D2[4]
D2[8]
D2[8]
Port B5
DG[5]
D2[5]
D2[9]
D2[9]
Port B6
DG[6]
D2[6]
D2[10]
Port B7
DG[7]
D2[7]
D2[11]
Port C0
DB[0]
D2[0]
D2[0]
Port C1
DB[1]
D2[1]
D2[1]
Port C2
DB[2]
D2[2]
D2[2]
Port C3
DB[3]
D2[3]
D2[3]
Port C4
DB[4]
D2[4]
D2[4]
Port C5
DB[5]
D2[5]
D2[5]
Port C6
DB[6]
D2[6]
D2[6]
Port C7
DB[7]
D2[7]
D2[7]