background image

O U T P U T   C O N F I G U R A T I O N S

                             

                                   

     The other function of J2 and J3 is to configure the
c o m m u n i c a t i o n   c h a n n e l   i n   h a l f   o r   f u l l   d u p l e x   m o d e .     H a l f
d u p l e x   o p e r a t i o n   i s   a c h i e v e d   b y   c o n n e c t i n g   p i n s   4   a n d   8
o f   t h e   j u m p e r   b l o c k   ( f i g u r e   2 3 ) .     T h i s   a l l o w s   t h e
t r a n s m i t t e r   t o   b e   e n a b l e d   a n d   d i s a b l e d   u s i n g   t h e   d a t a
t e r m i n a l   r e a d y   ( D T R )   o u t p u t   i n   t h e   m o d e m   c o n t r o l
r e g i s t e r .   F u l l   d u p l e x   o p e r a t i o n   i s   r e s t o r e d   b y   r e m o v i n g
the jumper on pins 4 and 8 (figures 21 and 22).

     Jumper J4 selects the level of DTR that enables the
t r a n s m i t t e r   o u t p u t s .     W h e n   t h e   e n a b l e   c o n t r o l   l i n e   i s
c o n n e c t e d   t o   + D T R   ( f a c t o r y   c o n f i g u r a t i o n ) ,   w r i t i n g   a
l o g i c   1   t o   t h e   D T R   b i t   l o c a t i o n   i n   t h e   M O D E M   c o n t r o l
r e g i s t e r   e n a b l e s   t r a n s m i s s i o n .     W r i t i n g   a   l o g i c   0
d i s a b l e s   t r a n s m i s s i o n .     I n   t h i s   c o n f i g u r a t i o n ,   t r a n s -
mission is disabled on power-up.

                        Enable1
                 -DTR --+  |  +-- +DTR
                     +-----------+
                   4 |  o  o--o  | 6
              J4   1 |  o  o--o  | 3
                     +-----------+
                 -DTR --+  |  +-- +DTR
                        Enable2

          T o   m a i n t a i n   c o m p a t i b i l i t y   w i t h   s o m e   o t h e r   Q u a t e c h
p r o d u c t s ,   t h e   e n a b l e   c o n t r o l   l i n e   c a n   b e   c o n n e c t e d   t o   -
DTR.  In this configuration, writing a logic 0 to the DTR
b i t   l o c a t i o n   i n   t h e   M O D E M   c o n t r o l   r e g i s t e r   e n a b l e s
t r a n s m i s s i o n ,   l o g i c   1   d i s a b l e s   t r a n s m i s s i o n .     I n   t h i s
configuration, transmission is enabled on power-up.

                        Enable1
                 -DTR --+  |  +-- +DTR
                     +-----------+
                   4 |  o--o  o  | 6
              J4   1 |  o--o  o  | 3
                     +-----------+
                 -DTR --+  |  +-- +DTR
                        Enable2

C A U T I O N :

W h e n   o p e r a t i n g   i n   h a l f   d u p l e x   m o d e ,   t h e
t r a n s m i t t e r   m u s t   b e   d i s a b l e d   b e f o r e   r e c e i v i n g
a n y   i n f o r m a t i o n .     F a i l u r e   t o   d o   s o   w i l l   r e s u l t
i n   t w o   o u t p u t   d r i v e r s   b e i n g   c o n n e c t e d   t o g e t h e r
w h i c h   m a y   c a u s e   d a m a g e   t o   t h e   D S - 2 0 0 0 ,   t h e
computer and the peripheral equipment.

                           iii

Содержание DS-3000

Страница 1: ...hough every attempt has been made to guarantee the accuracy of this manual Qua Tech Inc assumes no l i a b i l i t y f o r d a m a g e s r e s u l t i n g f r o m e r r o r s i n t h i s document Qua...

Страница 2: ...GISTER 5 C FIFO CONTROL REGISTER 7 D LINE CONTROL REGISTER 8 E MODEM CONTROL REGISTER 10 F LINE STATUS REGISTER 11 G MODEM STATUS REGISTER 13 H SCRATCHPAD REGISTER 14 IV FIFO INTERRUPT MODE OPERATION...

Страница 3: ...ol register 10 Figure 12 Line status register 11 Figure 13 MODEM status register 13 Figure 14 Input clock frequency options 15 Figure 15 Divisor latch options 15 Figure 16 POS implementation 17 Figure...

Страница 4: ...itional FIFO mode that reduces CPU overhead at higher data rates The DS 2000 supports sixteen base addresses for each A C E t h r o u g h t h e P r o g r a m m a b l e O p t i o n S e l e c t P O S in...

Страница 5: ...FUNCTIONAL DESCRIPTION F i g u r e 1 D S 2 0 0 0 b o a r d l a y o u t iii...

Страница 6: ...able baud rate character length parity and number of stop bits Automatic addition and removal of start stop and parity bits Independent and prioritized transmit receive and status interrupts Transmitt...

Страница 7: ...ic 1 enables interrupt on clear to send data set ready ring indicator and data carrier detect ELSI Receiver Line Status Interrupt When set logic 1 enables interrupt on overrun parity and framing error...

Страница 8: ...s FFE FIFO Enable When logic 1 indicates FIFO mode enabled IIDx Interrupt Identification Indicates highest priority interrupt pending if any See IP and figure 5 NOTE IID2 is always a logic 0 in charac...

Страница 9: ...been reached The interrupt is reset when the FIFO drops below the the trigger level Character Timeout FIFO mode only Indicates no characters have been removed from or i n p u t t o t h e r e c e i v...

Страница 10: ...h e t r i g g e r l e v e l f o r t h e F I F O interrupt as given in figure 7 below RCVR FIFO RXT1 RXT0 Trigger level bytes 0 0 1 0 1 4 1 0 8 1 1 14 Figure 7 FIFO trigger levels DMAM DMA Mode Select...

Страница 11: ...n t r o l r e g i s t e r a r e w r i t t e n t o o r t h e b i t s w i l l b e ignored D LINE CONTROL REGISTER D7 DLAB Divisor latch access bit D6 BKCN Break control D5 STKP Stick parity D4 EPS Even...

Страница 12: ...EPS PEN Parity x x 0 None 0 0 1 Odd 0 1 1 Even 1 0 1 Logic 1 1 1 1 Logic 0 Figure 9 16550 parity selections STB Number of Stop Bits Sets the number of stop bits transmitted See WLSx and figure 10 WLSx...

Страница 13: ...t a p a t h s T r a n s m i t a n d r e c e i v e i n t e r r u p t s s t i l l o p e r a t e n o r m a l l y b u t M O D E M c o n t r o l i n t e r r u p t s a r e n o w controlled by the MODEM cont...

Страница 14: ...r o r s o r b r e a k i n d i c a t i o n s i n t h e r e c e i v e r FIFO FFRX is reset by reading the line status register TEMT Transmitter Empty Indicates the transmitter holding register or F I F...

Страница 15: ...s t a t e l o g i c 1 a n d a v a l i d s t a r t b i t i s received FE Framing Error Indicates the received character had an invalid stop bit The stop bit following the last data or parity bit was a...

Страница 16: ...DSR Data Set Ready Complement of the DSR input CTS Clear To Send Complement of the CTS input Bits DDCD TERI DDSR and DCTS are the sources of MODEM status interrupts These bits are reset when the MODEM...

Страница 17: ...receiver FIFO and is cleared when the FIFO is empty V BAUD RATE SELECTION T h e 1 6 5 5 0 U A R T d e t e r m i n e s t h e b a u d r a t e o f t h e s e r i a l o u t p u t f r o m a c o m b i n a t...

Страница 18: ...8432 MHz T h e b a u d r a t e m a y n o w b e c a l c u l a t e d u s i n g t h e equation crystal frequency baud rate 16 x divider x DL where divider the clock divider setting of jumper J1 DL the va...

Страница 19: ...l m a y s e l e c t a separate interrupt or one may be shared by both channels If interrupt sharing is used the interrupt pending IP bit in the interrupt identification register should be used to test...

Страница 20: ...not be written to by user software The bit definitions of these registers are given in figures 16 a and 16 b D7 CHEN1 Channel enable D6 INS11 Interrupt select D5 INS10 D4 ADS13 a D3 ADS12 Address sele...

Страница 21: ...1 3228H Serial 4 0 1 0 0 4220H Serial 5 0 1 0 1 4228H Serial 6 0 1 1 0 5220H Serial 7 0 1 1 1 5228H Serial 8 1 0 0 0 83F8H 1 0 0 1 82F8H 1 0 1 0 B220H 1 0 1 1 B228H 1 1 0 0 C220H 1 1 0 1 C228H 1 1 1 0...

Страница 22: ...d by looping the RTS output back to the CTS input This is accomplished by connecting pins 1 and 5 of the jumper block figures 22 and 23 RCLK is the input to the 16550 which controls the s h i f t r a...

Страница 23: ...o n t r o l r e g i s t e r e n a b l e s t r a n s m i s s i o n W r i t i n g a l o g i c 0 disables transmission In this configuration trans mission is disabled on power up Enable1 DTR DTR 4 o o o...

Страница 24: ...diagram AUXIN RCLK CTS DTR 5 o o o o 8 1 o o o o 4 RTS driver enable AUXOUT XCLK J2 _ Channel 1 J3 _ Channel 2 Function Connect Disconnect RTS CTS loopback 1 5 1 2 Transmit RTS 5 6 6 7 Receive CTS 1 2...

Страница 25: ...CLK CTS DTR 5 o o o o 8 1 o o o o 4 RTS driver enable AUXOUT XCLK J2 _ Channel 1 J3 _ Channel 2 Figure 22 Jumper configuration showing 1 RTS CTS loopback 2 XCLK transmission 3 RCLK reception 4 Full du...

Страница 26: ...on PIN SIGNAL DESCRIPTION 1 AUX OUT When combined with AUX OUT provides the auxiliary channel output defined by jumpers J2 J3 2 DATA OUT When combined with DATA OUT provides the serial data output 3 S...

Страница 27: ...9 Select Change configuration or Run automatic configuration and follow instructions After the initial installation the reference diskette w i l l c o n t a i n t h e c o n f i g u r a t i o n f i l e...

Отзывы: