2
3
4
1
DV33
RXD
TXD
GND
C2143
104
C2144
104
SD33
L218
FBSMT
DV33
R219
10K
R222
33R
URST#
DV33
DC/NC
1
RST_/NC
2
WP/RST_
3
VSS
4
VCC
8
RST/WP
7
SCL
6
SDA
5
U202
AT24C02
SDA
SCL
C254
104
DV33
R232
1K
R233
1K
A6
19
A17
17
RY/BY
15
A18
16
VPP
14
A12
4
A20/NC
10
NC
13
A9
7
A15
1
A14
2
A13
3
A11
5
A10
6
A8
8
A19
9
WE
11
RESET
12
A5
20
A4
21
A3
22
A7
18
DQ8
30
DQ9
32
DQ10
34
DQ2
33
DQ3
35
DQ15/A-1
45
DQ12
39
DQ11
36
DQ6
42
A16
48
BYTE
47
Vss
46
DQ7
44
DQ14
43
DQ13
41
DQ5
40
DQ4
38
Vcc
37
DQ0
29
OE
28
Vss
27
DQ1
31
A2
23
A1
24
CE
26
A0
25
U207
1*16MBit_FLASH(TSOP)
A15
A14
A13
A12
A11
A10
A9
A18
A7
A6
A5
A4
A3
A2
A16
GND
A0
AD7
AD6
AD5
AD4
VD
AD3
AD2
AD1
AD0
PRD#
GND
PCE#
A1
A8
UPA[20..0]
UPD[15..0]
R242
5.1K
R238
5.1K
VD
C279
104
A17
A19
VD
DV33
R246
75R
C284
101
C283
101
VGND
R247
75R
C286
101
C285
101
VGND
R248
75R
C288
101
C287
101
VGND
L225
1.8uH
L226
1.8uH
L227
1.8uH
YUV3
YUV1
YUV2
A0
23
A1
24
A2
25
A3
26
A4
29
A5
30
A6
31
A7
32
A8
33
A9
34
A10/AP
22
A11
35
BA0/A13
20
BA1/A12
21
CLK
38
CKE
37
/CS
19
/RAS
18
/CAS
17
/WE
16
DQML
15
DQMH
39
NC
36
NC
40
VSS
54
VSS
41
VSS
28
DQ0
2
DQ1
4
DQ2
5
DQ3
7
DQ4
8
DQ5
10
DQ6
11
DQ7
13
DQ8
42
DQ9
44
DQ10
45
DQ11
47
DQ12
48
DQ13
50
DQ14
51
DQ15
53
VCC
1
VCC
14
VCC
27
VCCQ
3
VCCQ
9
VCCQ
43
VCCQ
49
VSSQ
6
VSSQ
12
VSSQ
46
VSSQ
52
U208
SDRAM 64M
MA0
MA1
MA2
MA3
MA4
MA5
MA6
MA7
MA8
MA9
MA10
DBA0
DBA1
SDCLK
SDCKE
DCS#
DRAS#
DCAS#
DWE#
DQM0
DQM1
DQ0
DQ1
DQ2
DQ4
DQ5
DQ6
DQ7
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DQ3
SD33
SD33
R235
33R
MA11
BA1
R241
5.1K
A20
R237
33R
R236
33R
DCLK
DCKE
CS#
RAS#
CAS#
WE#
PWR#
C2145
104
C2142
104
C2141
104
C2140
104
5VV
VIDEO_SY
VGND
VIDEO_SC
5VV
VGND
VIDEO_CVBS
5VV
VGND
C272
104
1
2
3
4
8
7
6
5
RN201
33R
C261
104
TC219
47uF/10V
C2151
104
C2150
104
VCC
R221
10K
L211
FB
L210
FB
L212
FB
C262
104
C263
104
C264
104
C265
104
TC305
220uF/10V
TC304
220uF/10V
+9V
-9V
DV33
VCC
R239
560R
L208
FBSMT
R220
1K
LIMIT
C309
102
R364
10K
DV33
R381
330R
SP+
SL+
SL-
LIMIT#
2
3
4
1
5
6
XS307
XS06 2.0mm
SPINDLE-
R234
33R
BA0
DV33
VCC
5VV
L220
FBSMT
C268
153
TC215
10uF/16V
VGND
R331
5.1K
R240
5.1K
TC208
47uF/10V
Q201
2SC1815-YS
R350
33R
R349
33R
AVCC
VCC
AA21
A21
R231
0R(DNS)
AA21
C2152
104
2
3
4
1
XS203
2.0mm
GND
L223
FBSMT
L221
FBSMT
L222
FBSMT
R264
FB
IR
VSCK
VSTB
VSDA
C257
47pF
C258
47pF
C259
47pF
VCC
L224
FBSMT
2
3
4
1
5
6
7
XS201
XS07
GND
FS0
C255
101
C256
101
D218
5.1V/0.5W
D217
9.1V/0.5W
D208
5.1V/0.5W
D207
5.1V/0.5W
D206
5.1V/0.5W
D205
5.1V/0.5W
1
2
U205A
HCU04
X201
27MHz
3
4
7
14
U205B
HCU04
R215
100K
C275
27pF
C276
27pF
C274
104
R205
33R
R206
33R
XO
DV33
XI
5
6
U205C
HCU04
12
13
U205F
HCU04
10
11
U205E
HCU04
ASPDIF
IEC958
AGND VGND
VGND
D201
1N4148
D209
1N4148*2
D210
1N4148*2
D211
1N4148*2
Section Two circuit diagram
5.2.1 DECODE&SERVO Board
-
97
-
Содержание DV718SI
Страница 1: ...service manual DV718SI...
Страница 56: ...21 27M clock signal waveform diagram 22 Reset circuit waveform diagram URST Dv33 52...
Страница 92: ...5 1 3 Surface layer of DECODE SERVO Board 88...
Страница 93: ...5 1 4 Bottom layer of DECODE SERVO Board 89...
Страница 95: ...C744 C750 C745 C753 C738 C737 C739 C743 C742 C740 C747 5 1 6 Bottom layer of HDMI Board 91...