74
WITIO-PCIe192
ULTRA
© 2018 by Messcomp Datentechnik GmbH
DV0101
74
WITIO-PCIe192
ULTRA
© 2018 by Messcomp Datentechnik GmbH
EV0103
74
74
wasco
®
wasco
®
Register DINICC1eCNx: (x = Connector Number):
Bit
Range
Bit
31/23/15/7
Bit
30/22/14/6
Bit
29/21/13/5
Bit
28/20/12/4
Bit
27/19/11/3
Bit
26/18/10/2
Bit
25/17/9/1
Bit
24/16/8/0
31:24
U
DINICC0eCNx<31:24>
23:16
U
DINICC0eCNx<23:16>
15:8
R/W
DINICC0eCNx<15:8>
7:0
R/W
DINICC0eCNx<7:0>
Bit 31 - 0
DINICC1eCNx<15:0>
(default = 0)
Enable or disable single digital inputs for the interrupt function to
detect changes to the digital inputs. Each bit corresponds to a digital
input (e.g. PE0 => DINICC1eCNx<0>, PF5 => DINICC1eCNx<13>)
0 = Interrupt disabled (default)
1 = enable interrupt
Register DINICr:
Bit
Range
Bit
31/23/15/7
Bit
30/22/14/6
Bit
29/21/13/5
Bit
28/20/12/4
Bit
27/19/11/3
Bit
26/18/10/2
Bit
25/17/9/1
Bit
24/16/8/0
31:24
U
reserved
23:16
U
reserved
15:8
U
reserved
7:0
U
W
reserved
re
Bit 31 - 1 reserved (value 0 is written)
Bit 0
DINICr<0>
(default = 0)
If an interrupt was triggered by a change to the digital inputs, the
source register DINIC has to be reset to 0. This is done by setting
(=1) the DINICr bit. The DINCr bit will be reset to 0 automatically
after resetting.
Register DINICC1eCNx: (x = Connector-Nummer):
Bit
Range
Bit
31/23/15/7
Bit
30/22/14/6
Bit
29/21/13/5
Bit
28/20/12/4
Bit
27/19/11/3
Bit
26/18/10/2
Bit
25/17/9/1
Bit
24/16/8/0
31:24
U
DINICC0eCNx<31:24>
23:16
U
DINICC0eCNx<23:16>
15:8
R/W
DINICC0eCNx<15:8>
7:0
R/W
DINICC0eCNx<7:0>
Bit 31 - 0
DINICC1eCNx<15:0>
(default = 0)
Einzelne digitale Eingänge für Interruptfunktion zur Erkennung
von Änderungen an den digitalen Eingängen freischalten bzw.
sperren. Jedes Bit entspricht einem digitalen Eingang
(z.B. PE0 => DINICC1eCNx<0>, PF5 => DINICC1eCNx<13>)
0 = Interrupt gesperrt (default)
1 = Interrupt freigeben
Register DINICr:
Bit
Range
Bit
31/23/15/7
Bit
30/22/14/6
Bit
29/21/13/5
Bit
28/20/12/4
Bit
27/19/11/3
Bit
26/18/10/2
Bit
25/17/9/1
Bit
24/16/8/0
31:24
U
reserviert
23:16
U
reserviert
15:8
U
reserviert
7:0
U
W
reserviert
re
Bit 31 - 1 reserviert ( mit dem Wert 0 beschreiben)
Bit 0
DINICr<0>
(default = 0)
Wurde ein Interrupt durch eine Änderung an den digitalen Ein-
gängen ausgelöst, muss das Quellenregister DINIC zurück auf
0 gesetzt werden. Dies erfolgt durch das Setzen (=1) des DINICr-
Bits. Das DINCr-Bit wird nach dem Rücksetzen von selbst auf 0
zurückgesetzt.