70
WITIO-PCIe192
ULTRA
© 2018 by Messcomp Datentechnik GmbH
DV0101
70
WITIO-PCIe192
ULTRA
© 2018 by Messcomp Datentechnik GmbH
EV0103
70
70
wasco
®
wasco
®
Register DINIF0eCNx (x = Connector Number):
Bit
Range
Bit
31/23/15/7
Bit
30/22/14/6
Bit
29/21/13/5
Bit
28/20/12/4
Bit
27/19/11/3
Bit
26/18/10/2
Bit
25/17/9/1
Bit
24/16/8/0
31:24
R/W
DINIF0eCNx <31:24>
23:16
R/W
DINIF0eCNx <23:16>
15:8
R/W
DINIF0eCNx <15:8>
7:0
R/W
DINIF0eCNx <7:0>
Bit 31 - 0
DINIF0eCNx
<31:0> (default = 0) In this register section single
digital inputs can be enabled as a source to trigger an interrupt on a
positive edge. Every bit corresponds to a digital input (e.g. PA0 =>
DINIF0eCNx<0>, PB5 => DINIF0eCNx<13>). If a bit is 1, the func-
tion for an edge interrupt of the digital input is enabled, if it is 0 the
function is blocked.
Register DINIF1eCNx (x = Connector Number):
Bit
Range
Bit
31/23/15/7
Bit
30/22/14/6
Bit
29/21/13/5
Bit
28/20/12/4
Bit
27/19/11/3
Bit
26/18/10/2
Bit
25/17/9/1
Bit
24/16/8/0
31:24
R/W
DINIF1eCNx <31:24>
23:16
R/W
DINIF1eCNx <23:16>
15:8
R/W
DINIF1eCNx <15:8>
7:0
R/W
DINIF1eCNx <7:0>
Bit 31 - 0
DINIF1eCNx
<31:0> (default = 0) In this register section single
digital inputs can be enabled as a source to trigger an interrupt on a
positive edge. Every bit corresponds to a digital input (e.g. PE0 =>
DINIF1eCNx<0>, PF5 => DINIF1eCNx<13>). If a bit is 1, the func-
tion for an edge interrupt of the digital input is enabled, if it is 0 the
function is locked.
Register DINIF0eCNx (x = Connector-Nummer):
Bit
Range
Bit
31/23/15/7
Bit
30/22/14/6
Bit
29/21/13/5
Bit
28/20/12/4
Bit
27/19/11/3
Bit
26/18/10/2
Bit
25/17/9/1
Bit
24/16/8/0
31:24
R/W
DINIF0eCNx <31:24>
23:16
R/W
DINIF0eCNx <23:16>
15:8
R/W
DINIF0eCNx <15:8>
7:0
R/W
DINIF0eCNx <7:0>
Register DINIF1eCNx (x = Connector-Nummer):
Bit
Range
Bit
31/23/15/7
Bit
30/22/14/6
Bit
29/21/13/5
Bit
28/20/12/4
Bit
27/19/11/3
Bit
26/18/10/2
Bit
25/17/9/1
Bit
24/16/8/0
31:24
R/W
DINIF1eCNx <31:24>
23:16
R/W
DINIF1eCNx <23:16>
15:8
R/W
DINIF1eCNx <15:8>
7:0
R/W
DINIF1eCNx <7:0>
Bit 31 - 0
DINIF1eCNx
<31:0> (default = 0) In dem Register können einzelne
digitale Eingänge als Quelle freigeschaltet werden, um bei einer
anliegenden positiven Flanke einen Interrupt auszulösen. Jedes Bit
entspricht einem digitalen Eingang (z.B. PE0 => DINIF1eCNx<0>,
PBF => DINIF1eCNx<13>). Eine 1 im Bit schaltet die Flankeninter-
ruptfunktion des digitalen Eingangs frei, eine 0 sperrt diese.
Bit 31 - 0
DINIF0eCNx
<31:0> (default = 0) In dem Register können einzelne
digitale Eingänge als Quelle freigeschaltet werden, um bei einer
anliegenden positiven Flanke einen Interrupt auszulösen. Jedes Bit
entspricht einem digitalen Eingang (z.B. PA0 => DINIF0eCNx<0>,
PB5 => DINIF0eCNx<13>). Eine 1 im Bit schaltet die Flankeninter-
ruptfunktion des digitalen Eingangs frei, eine 0 sperrt diese.