Spectrum Digital, Inc
A-14
C6424 EVM Technical Reference
5
5
4
4
3
3
2
2
1
1
D
D
C
C
B
B
A
A
D
D
R
_
BS0
0
D
D
R
_
BS0
1
D
D
R
_
BS0
2
D
D
R
_
C
LK
_N
D
D
R
_C
LK
DD
R_
C
S
DD
R
_
B
S
0
2
DD
R
_
B
S
0
1
DD
R
_
B
S
0
0
DDR
_
C
L
K
D
D
R
_C
LK
_
N
B
DDR_
D1
7
B
DDR_
D1
9
BD
D
R
_
D
3
1
BD
D
R
_
D
3
0
BD
D
R
_
D
2
9
BD
D
R
_
D
2
7
BD
D
R
_
D
2
8
BD
D
R
_
D
2
6
DDR
_
C
A
S
DDR
_
C
K
E
DDR
_
R
A
S
DDR
_
W
E
BD
D
R
_
D
2
5
DD
R_
C
S
DDR
_
R
A
S
DDR
_
C
K
E
DDR
_
C
A
S
DDR
_
W
E
BD
D
R
_
D
2
4
B
DDR_
D2
0
BD
D
R
_
D
2
3
B
DDR_
D2
2
B
D
D
R_
D2
2
BD
D
R
_
D
2
1
BD
D
R
_
D
2
0
BD
D
R
_
D
1
9
BD
D
R
_
D
1
8
BD
D
R
_
D
1
7
BD
D
R
_
D
1
6
B
DDR_
D2
9
B
DDR_
D3
0
B
DDR_
D2
8
B
DDR_
D2
7
B
DDR_
D2
5
B
DDR_
D2
3
B
DDR_
D2
1
B
DDR_
D3
1
B
DDR_
D2
4
DDR_
A
1
DDR_
A
5
DDR_
A
0
DDR_
A
2
DDR_
A
3
DDR_
A
4
DDR
_
A
1
0
DDR_
A
8
DDR_
A
7
D
DR_
A
9
DDR_
A
6
DDR
_
A
1
1
DDR
_
A
1
2
B
DDR_
D2
6
DDR_
A
4
DDR_
A
3
DDR
_
A
1
2
DDR
_
A
1
1
DDR_
A
2
DDR_
A
6
DDR_
A
0
DDR_
A
5
D
DR_
A
9
DDR_
A
1
DDR_
A
7
DDR_
A
8
DDR
_
A
1
0
VR
EF
_
S
T
L
B
DDR
_
D
Q
S
1
D
D
R_
DQ
S
1
B
DDR
_
D
Q
S
0
D
D
R_
DQ
S
0
BD
D
R
_
D
Q
S
3
BD
D
R
_
D
Q
S
2
DD
R_
D
Q
M
1
DD
R_
D
Q
M
0
DD
R_
DQ
M
3
B
DDR_
D[
1
6
:3
1
]
DD
R
_
D
5
DD
R
_
D
4
DD
R
_
D
7
BD
D
R
_
D
7
DD
R_
D
2
9
BD
D
R
_
D
1
BD
D
R
_
D
4
DD
R_
D
3
0
B
DDR_
D[
0
:1
5
]
BD
D
R
_
D
9
BD
D
R
_
D
2
DD
R
_
D
3
B
DDR_
D1
5
BD
D
R
_
D
5
DD
R_
D
2
6
DD
R_
D
2
0
DD
R
_
D
6
DD
R
_
D
8
DD
R_
D
2
5
DD
R_
D
1
7
DD
R
_
D
1
BD
D
R
_
D
3
DD
R_
D
2
7
DD
R_
D
2
1
B
D
D
R
_D
13
BD
D
R
_
D
7
BD
D
R
_
D
5
B
DDR_
D1
0
D
D
R_
D1
3
D
D
R_
D1
5
DD
R_
D
2
2
BD
D
R
_
D
3
B
DD
R
_
D
6
DD
R_
D
2
4
BD
D
R
_
D
1
D
D
R_
D1
0
B
D
D
R
_D
15
D
DR
_
D
1
4
D
D
R_
D1
2
B
D
D
R
_D
14
DD
R_
D
2
3
BD
D
R
_
D
8
B
DDR_
D1
3
BD
D
R
_
D
4
DD
R_
D
1
9
D
D
R_
D1
1
B
DDR_
D1
2
BD
D
R
_
D
0
B
D
D
R
_D
10
B
D
D
R
_D
11
BD
D
R
_
D
8
BD
D
R
_
D
9
DD
R_
D
3
1
DD
R
_
D
9
B
DDR_
D1
1
DD
R_
D
2
8
B
DDR_
D1
4
B
D
D
R
_D
12
BD
D
R
_
D
6
DD
R_
DQ
M
2
D
DR_
DQ
S
2
D
DR_
DQ
S
3
BD
D
R
_
D
2
BD
D
R
_
D
0
DD
R
_
D
0
DD
R
_
D
2
DD
R_
D
1
8
D
D
R
_D
16
B
DDR_
D1
6
B
DDR_
D1
8
VR
E
F
_
S
T
L
VR
E
F
_
S
T
L
V
CC_
1
V
8
V
CC_
1
V
8
D
D
R
_
D
[0:31]
7
D
DR_
A
[0
:1
2
]
7
D
DR_
B
S
0
2
7
D
DR_
B
S
0
1
7
D
DR_
B
S
0
0
7
D
DR_
W
E
7
DD
R_
C
K
E
7
DD
R_
C
L
K
7
DD
R_
R
A
S
7
D
D
R
_
C
LK
_N
7
DD
R_
C
A
S
7
DD
R_
CS
7
DDR
_
D
Q
M
2
7
DDR
_
D
Q
M
3
7
DD
R
_
DQ
S
2
7
DDR_
DQ
S
1
7
DDR_
DQ
S
0
7
DD
R_
D
Q
M
1
7
DD
R_
D
Q
M
0
7
VR
E
F
_
S
T
L
7
DD
R
_
DQ
S
3
7
Si
z
e
:
Da
te
:
DW
G
NO
R
e
vi
sio
n
:
S
h
eet
o
f
Ti
tl
e
:
P
a
g
e
C
o
n
tent
s
:
A
S
P
E
C
T
R
U
M
DI
G
IT
A
L
I
NCO
RP
O
R
A
T
E
D
509122-
0
001
T
h
u
rs
d
a
y
, F
ebr
u
a
ry
01,
2007
1
3
30
B
T
M
S
3
2
0
C
64
24
E
v
al
u
a
ti
on
M
o
d
u
le
DDR2
M
e
m
o
ri
e
s
6
4
M
E
GABY
TE
S
64
ME
GABY
TE
S
La
you
t
fo
r
t
he 9
2-ball
D
D
R Pack
age but
p
opulate
the 84-b
all ED
E5
1
16AFSE
.
Ba
ll
as
si
g
nm
e
nts ar
e incor
re
ct for
84-bal
l p
ackage
.
Us
e
-
5C
-E
(53
3M
Hz)
or -4A-E (
40
0MHz) sp
e
ed
gra
de
?
C
100
0.
1uF
C1
0
5
0
.1uF
R8
1
22
C
108
0.1uF
C
104
0.1
u
F
R8
0
2
2
C
113
0.1uF
C
109
0
.1uF
C9
7
0.1uF
RN2
7
R
P
A
CK
4
-2
2
1
2
3
4
5
6
7
8
RN2
4
R
P
A
C
K
4
-2
2
1
2
3
4
5
6
7
8
+
C1
0
3
22u
F
R8
3
22
C1
0
6
0.1uF
RN
2
6
R
P
A
C
K
4
-2
2
1
2
3
4
5
6
7
8
RN2
5
R
P
A
CK
4
-2
2
1
2
3
4
5
6
7
8
RN2
3
R
P
A
CK
4
-2
2
1
2
3
4
5
6
7
8
C9
5
0.
1
u
F
C1
1
0
0
.1uF
R7
8
2
2
C1
1
2
0.1uF
R8
2
2
2
C9
6
0.1uF
C1
0
7
0.
1
u
F
RN
2
9
RP
A
C
K
4
-2
2
1
2
3
4
5
6
7
8
RN2
8
R
P
A
CK
4
-2
2
1
2
3
4
5
6
7
8
U1
7
9
2
-b
a
ll
DD
R P
a
c
k
a
g
e
A1
2
V2
A1
1
U7
A1
0
R2
A9
U3
A8
U8
A7
U2
A6
T7
A5
T3
A4
T8
A
3
T2
A2
R7
A1
R3
A0
R8
BA2
P1
BA1
P3
BA0
P2
NC.
1
AA9
NC.
2
AA8
NC.
3
AA2
NC.
4
AA1
NC.
5
D2
NC.
6
V8
NC.
7
A9
NC.
8
A8
NC.
9
A2
NC.
1
0
A1
NC.
1
1
H2
RF
U.
1
V3
RF
U.
2
V7
O
DT
N9
CS
#
P8
C
AS#
P7
R
AS#
N7
WE
#
N3
CK
E
N2
CK
M8
CK
#
N8
UDQ
S
#
/N
U
D8
UDQ
S
E7
LDQ
S
#/
N
U
H8
LDQ
S
J7
UDM
E3
LDM
J3
VD
D
.1
M9
VD
D
.2
H1
VD
D
.3
R9
VD
D
.4
D1
VD
D
.5
V1
V
D
D
Q.1
F3
V
D
D
Q.2
F7
V
D
D
Q.3
K1
V
D
D
Q.4
K3
V
D
D
Q.5
K7
V
D
D
Q.6
K9
V
D
D
Q.7
D9
V
D
D
Q.8
F1
V
D
D
Q.9
F9
VD
D
Q
.1
0
H9
VD
D
L
M1
VR
EF
M2
DQ
1
5
E9
DQ
1
4
E1
DQ
1
3
G9
DQ
1
2
G1
DQ
1
1
G3
DQ
1
0
G7
DQ
9
F2
DQ
8
F8
DQ
7
J9
DQ
6
J1
DQ
5
L9
D
Q4
L1
DQ
3
L3
DQ
2
L7
DQ
1
K2
DQ
0
K8
VSS
.1
U9
VSS
.2
T1
VSS
.3
H3
VSS
.4
D3
VSS
.5
M3
VSS
Q
.1
G8
VSS
Q
.2
J8
VSS
Q
.3
D7
VSS
Q
.4
J2
VSS
Q
.5
E2
VSS
Q
.6
L8
VSS
Q
.7
L2
VSS
Q
.8
E8
VSS
Q
.9
H7
V
S
S
Q.1
0
G2
VSS
D
L
M7
RN3
0
R
P
A
CK
4
-2
2
1
2
3
4
5
6
7
8
C1
0
1
0.
1uF
C9
9
0.1
u
F
+
C1
0
2
22uF
C9
3
0.
1
u
F
C9
8
0.
1u
F
C9
4
0.1
u
F
R7
9
2
2
U1
6
92-
bal
l D
D
R
P
a
c
k
ag
e
A1
2
V2
A1
1
U7
A1
0
R2
A9
U3
A8
U8
A7
U2
A6
T7
A5
T3
A4
T8
A
3
T2
A2
R7
A1
R3
A0
R8
BA2
P1
BA1
P3
BA0
P2
NC
.1
AA9
NC
.2
AA8
NC
.3
AA2
NC
.4
AA1
NC
.5
D2
NC
.6
V8
NC
.7
A9
NC
.8
A8
NC
.9
A2
NC
.1
0
A1
NC
.1
1
H2
RF
U.
1
V3
RF
U.
2
V7
O
DT
N9
CS
#
P8
C
AS#
P7
R
AS#
N7
WE
#
N3
CK
E
N2
CK
M8
CK
#
N8
UD
Q
S
#/
N
U
D8
UD
Q
S
E7
LD
Q
S
#/
N
U
H8
LD
Q
S
J7
UD
M
E3
LD
M
J3
VD
D
.1
M9
VD
D
.2
H1
VD
D
.3
R9
VD
D
.4
D1
VD
D
.5
V1
V
D
D
Q.1
F3
V
D
D
Q.2
F7
V
D
D
Q.3
K1
V
D
D
Q.4
K3
V
D
D
Q.5
K7
V
D
D
Q.6
K9
V
D
D
Q.7
D9
V
D
D
Q.8
F1
V
D
D
Q.9
F9
V
D
D
Q.1
0
H9
V
DDL
M1
VR
EF
M2
DQ
1
5
E9
DQ
1
4
E1
DQ
1
3
G9
DQ
1
2
G1
DQ
1
1
G3
DQ
1
0
G7
DQ
9
F2
DQ
8
F8
DQ
7
J9
DQ
6
J1
DQ
5
L9
D
Q4
L1
DQ
3
L3
DQ
2
L7
DQ
1
K2
DQ
0
K8
VSS.
1
U9
VSS.
2
T1
VSS.
3
H3
VSS.
4
D3
VSS.
5
M3
VSS
Q
.1
G8
VSS
Q
.2
J8
VSS
Q
.3
D7
VSS
Q
.4
J2
VSS
Q
.5
E2
VSS
Q
.6
L8
VSS
Q
.7
L2
VSS
Q
.8
E8
VSS
Q
.9
H7
VS
SQ
.1
0
G2
VSSD
L
M7
Summary of Contents for TMS320C6424
Page 1: ...TMS320C6424 Evaluation Module 2007 DSP Development Systems Reference Technical...
Page 2: ......
Page 10: ......
Page 16: ...Spectrum Digital Inc 1 6 C6424 EVM Technical Reference...
Page 47: ...A 1 Appendix A Schematics This appendix contains the schematics for the C6424 EVM...
Page 78: ...Spectrum Digital Inc A 32 C6424 EVM Technical Reference...
Page 80: ...Spectrum Digital Inc B 2 C6424 EVM Technical Reference THIS DRAWING IS NOT TO SCALE...
Page 81: ...Spectrum Digital Inc B 3...
Page 82: ...Spectrum Digital Inc B 4 C6424 EVM Technical Reference...
Page 83: ......
Page 84: ...Printed in U S A February 2007 509125 0001 Rev A...