Schematic Diagrams
10-5
This Document can not be used without Samsung’s authorization.
Samsung Electronics
FLASH_nWE
FA[7]
SDR_DQM[0]
FA[23]
FD[5]
FA[9]
SDR_D[10]
NORFLASH_nCS
FD[13]
FA[13]
SDR_BA[0-1]
FA[4]
SDR_A[12]
SDR_A[7]
SDR_D[8]
SDR_D[2]
FA[6]
SDR_A[11]
FA[17]
FD[9]
SDR_A[9]
FD[7]
SDR_A[0-12]
FA[1]
SDR_nWE
FLASH_RDY
FD[8]
SDR_A[10]
SDR_D[0]
SDR_CLK
FA[11]
FA[18]
SDR_D[7]
FA[8]
SDR_nCS
SDR_DQM[1]
SDR_D[0-15]
NORFLASH_nCS
FLASH_RDY
SDR_D[3]
FA[2]
FD[15]
SDR_DQS[0]
SDR_DQS[1]
FA[3]
FD[6]
FA[14]
SDR_A[1]
SDR_DQM[0-1]
SDR_A[4]
FA[19]
SDR_CKE
SDR_A[6]
SDR_D[4]
SDR_nCLK
SDR_nWE
FD[11]
SDR_CKE
FA[10]
FA[15]
DSC_nRESET
FD[14]
FD[0-15]
P3V
P3V
SDR_nCS
SDR_BA[0]
SDR_RAS
SDR_A[2]
FA[21]
SDR_D[5]
FLASH_nOE
FD[3]
SDR_D[9]
SDR_D[11]
SDR_A[8]
SDR_D[12]
SDR_CAS
SDR_DQS[0-1]
FD[2]
FD[12]
FA[12]
SDR_D[6]
FD[0]
FA[16]
FA[1-23]
FLASH_nOE
SDR_D[14]
SDR_CLK
FD[4]
FA[20]
SDR_A[0]
FLASH_nWE
SDR_nCLK
FD[1]
SDR_A[5]
FA[5]
SDR_D[13]
SDR_BA[1]
DSC_nRESET
FA[22]
SDR_D[15]
SDR_D[1]
SDR_RAS
SDR_CAS
SDR_A[3]
FD[10]
SDR_nWE
SDR_CAS
IC401
1107-001641
S29PL127J
F7
A15
E7
A14
C7
A13
D7
A12
F6
A11
E6
A10
C6
A9
D6
A8
F5
A19
F4
A20
C5
WE
D5
RESET
E5
A21
D4
WP/ACC
C4
RY/BY
E4
A18
D3
A17
C3
A7
E3
A6
F3
A5
D2
A4
C2
A3
E2
A2
F2
A1
H1
VIOH1
A2
NCA2
B2
NCB2
L2
NCL2
M2 NCM2
A1
NCA1
B1
NCB1
C1
NCC1
D1
NCD1
E1
NCE1
F1
NCF1
G1
NCG1
J1
NCJ1
K1
NCK1
L1
NCL1
M1 NCM1
L7
NCL7
B7
NCB7
A7
NCA7
M8
NCM8
L8
NCL8
K8
NCK8
J8
NCJ8
H8
NCH8
E8
NCE8
C8
NCC8
B8
NCB8
A8
NCA8
G8
VSSG8
D8
A22
F8
VIOF8
G2
A0
H2
CE
K2
VSSK2
J2
OE
G3
DQ0
H3
DQ8
K3
DQ1
J3
DQ9
G4
DQ2
H4
DQ10
K4
DQ3
J4
DQ11
J5
VCC
K5
DQ4
H5
DQ12
G5
DQ5
J6
DQ13
K6
DQ6
H6
DQ14
G6
DQ7
J7
DQ15
K7
VSSK7
H7
NCH7
G7
A16
M7
NCM7
C406
100nF
100K
R405
P3V
SDR_nCS
C401
100nF
SDR_DQS[0-1]
100K
R421
100K
R420
10K/F
R412
1K
R414
22
R402
SDR_DQM[0-1]
1K
R422
SDR_CKE
C408
100nF
SDR_A[0-12]
100K
R419
SDR_BA[0-1]
FA[1-23]
SDR_CLK
SDR_RAS
C407
100nF
22
R401
10K/F
R413
C405
100nF
C402
100nF
100K
R406
SDR_D[0-15]
C409
100nF
NORFLASH_nCS
FLASH_nOE
DSC_2.5V_1
SDR_nCLK
100K
R423
FLASH_RDY
100K
R403
100K
R417
100K
R418
100K
R404
FLASH_nWE
DSC_nRESET
FD[0-15]
IC403
K4H511638B
H2
A12
J2
A11
K8
A10/AP
J3
A09
K2
A08
K3
A07
L2
A06
L3
A05
M2
A04
M8
A03
L7
A02
L8
A01
K7
A00
F3
UDM
F7
LDM
G7
WE
H7
RAS
G8
CAS
G2
CK
H3
CKE
H8
CS
G3
CK
E7
LDQS
E3
UDQS
A7
VDD
F8
VDD
M7
VDD
A9
VDDQ
B2
VDDQ
C8
VDDQ
A1
VSSQ
B8
VSSQ
C2
VSSQ
D8
VSSQ
E2
VSSQ
A3
VSS
F2
VSS
M3
VSS
D2
VDDQ
E8
VDDQ
F1
VREF
F9
NC
J8
BA0
J7
BA1
A8
DQ00
B9
DQ01
B7
DQ02
C9
DQ03
C7
DQ04
D9
DQ05
D7
DQ06
E9
DQ07
E1
DQ08
D3
DQ09
D1
DQ10
C3
DQ11
C1
DQ12
B3
DQ13
B1
DQ14
A2
DQ15
FROM/TO
MML
FROM/TO
MICOM/NOR
FROM/TO
MML
FROM
DC/DC
10-4 Memory (Main PCB)