NOTE:Tnn=TEST POINT (PAD 1.0mm)
D18
D21
A6
A8
A7
D20
A17
D17
D30
A2
D26
A12
A1
D22
D29
D31
A10
A16
D16
D23
A4
A5
A15
D25
A11
R/W
A3
A18
D19
D28
D27
OEB
D24
A13
A9
A14
VDD_FLASH
VDD_FLASH
A19
A[1:20]
R/W
CS0
OEB
D[16:31]
MAIN_VCC
T20
R31
100R
IC2
OPT36(8M Mask ROM)
25
24
23
22
21
20
19
18
8
7
6
5
4
3
2
1
48
17
16
29
31
33
35
38
40
42
44
30
32
34
36
39
41
43
45
12
47
26
28
11
15
13
37
27
46
9
10
14
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
A16
A17
A18
IO0
IO1
IO2
IO3
IO4
IO5
IO6
IO7
IO8
IO9
IO10
IO11
IO12
IO13
IO14
IO15/A1
RESET
BYTE
CE
OE
WE
RDY/BUSY
VPP
VCC
GND
GND
NC
NC
NC
C25
47uF/6.3V
R30
10R
C24
0.1uF
FB5
2K7@100MHz
C23
10nF
CIRCUIT DIAGRAM
FLASH MEMORY SECTION
FOR ORIENTATION ONLY
10-9
10-9