5 bits : ENTRÉE LIGNE, ENTRÉE CD, ENTRÉE AUX
•
Trois Prises Audio – Ligne-Sortie, Ligne-Entrée et Entrée Microphone
•
Compatible Sound Blaster, Sound Blaster Pro
•
Compatible E/S Numérique avec mode consommateur S/PDIF
•
Support de gestion d’alimentation avancé
e
Logements
d’Extension
•
Deux logements PCI 32 bits pour interface
•
Un logement 4xAGP pour interface
•
Un logement CNR
IDE Interne
•
Deux Connecteurs IDE
•
Prend en Charge les modes PIO (Entrée/Sortie Programmable) et DMA
(Accès Direct à la Mémoire)
•
Supporte maîtrise de bus Ultra DMA IDE avec vitesse de transfert de
33/66/100/
133
Mo/sec
Ports E/S
Internes
La carte mère possède un jeu complet de ports d’E/S et de connecteurs:
•
Deux ports PS/2 pour souris et clavier
•
Un port série
•
Un port parallèle
•
Un port VGA
•
Six ports USB
2.0
(quatre ports fond de panier, prises USB internes
offrant deux ports supplémentaires
•
Prises audio pour microphone, ligne d’entrée et ligne de sortie
LAN Ethernet
intégré
(optionnel)
•
Solution de Couche Physique 100Base-TX/10Base-T
•
Double Vitesse – 100/10 Mbps
•
Interface MII vers Contrôleur Ethernet/Configuration & Etat
•
Négociation automatique : 10/100, Full/Half Duplex
•
Conforme à tous les Standards IEEE802.3, 10Base-T et 100Base-TX
Applicables
USB 2.0
•
Conforme aux Spécifications de Bus Série Universel Révision 2.0
•
Conforme aux Spécifications d’interface de Contrôleur d’Hôte Amélioré
de Intel Révision 0.95
•
Conforme aux Spécifications d’Interface de Contrôleur d’Hôte Universel
Révision 1.1
•
Le périphérique multifonction PCI consiste en deux noyaux de
Contrôleur d’Hôtes UHCI pour signalisation pleine/faible vitesse et un
noyau de Contrôleur d’Hôtes EHCI pour signalisation haute vitesse
•
Le hub racine consiste en 4 ports de face en aval avec émetteurs-
récepteurs de couche physique intégrés partagés par le Contrôleur
d’Hôte UHCI et EHCI
•
Support des Spécifications d’Interface de Gestion d’Alimentation de
Bus PCI version 1.1
•
Support hérité pour tous les ports face à l’aval.
Certaines spécifications matérielles et éléments de logiciels peuvent être
modifiés sans avertissement .
VI