1
2
3
4
5
6
7
8
9
10
11
A
B
C
D
E
F
G
H
I
J
Main 14 Card-Bus Controller
AD[12]
AD[21]
AD[13]
AD[22]
AD[14]
AD[23]
AD[15]
AD[24]
AD[16]
AD[17]
AD[25]
AD[26]
AD[27]
AD[28]
AD[29]
AD[30]
AD[31]
AD[4]
AD[0]
AD[1]
AD[2]
AD[3]
AD[5]
AD[6]
AD[7]
AD[18]
AD[8]
AD[19]
AD[9]
AD[20]
AD[10]
AD[11]
BCADR[25]
BCADR[24]
BCADR[23]
BCADR[22]
BCADR[21]
BCADR[20]
BCADR[19]
BCADR[18]
BCADR[17]
BCADR[16]
BCADR[15]
BCADR[14]
BCADR[13]
BCADR[12]
BCADR[11]
BCADR[10]
BCADR[9]
BCADR[8]
BCADR[7]
BCADR[6]
BCADR[5]
BCADR[4]
BCADR[3]
BCADR[2]
BCADR[1]
BCADR[0]
BCDATA[15]
BCDATA[14]
BCDATA[13]
BCDATA[12]
BCDATA[11]
BCDATA[10]
BCDATA[9]
BCDATA[8]
BCDATA[7]
BCDATA[6]
BCDATA[5]
BCDATA[4]
BCDATA[3]
BCDATA[2]
BCDATA[1]
BCDATA[0]
ACADR[15]
ACADR[4]
ACADR[0]
ACDATA[1]
ACDATA[13]
ACADR[6]
ACADR[14]
ACADR[11]
ACADR[17]
ACADR[7]
ACDATA[7]
ACADR[2]
ACADR[3]
ACADR[12]
ACADR[21]
ACDATA[11]
ACDATA[9]
ACADR[5]
ACADR[1]
ACADR[19]
ACADR[8]
ACADR[25]
ACDATA[4]
ACDATA[10]
ACADR[13]
ACDATA[3]
ACADR[10]
ACADR[24]
ACDATA[0]
ACADR[9]
ACADR[18]
ACDATA[12]
ACDATA[2]
ACDATA[6]
ACADR[20]
ACADR[23]
ACDATA[14]
ACDATA[5]
ACADR[16]
ACDATA[15]
ACADR[22]
ACDATA[8]
C278
0.1u
BVS2#
015:E7;015:I4
BWAIT#
015:E5;015:I4
BBVD2
015:E6;015:I5
BINPACK#
015:E6;015:I4
BWP
015:G5
BBVD1
015:E6;015:I5
BRDY
015:G3
BVS1#
015:E4;015:I2
BCE2#
015:I2
BIOW#
015:I3
PAR
010:B10;011:F7;016:E6;017:D9
BOE#
015:G2
BCE1#
015:G2
BRESET
015:E5;015:I4
BREG#
015:E5;015:I5
BWE#
015:G3
BIOR#
015:I3
C/BE0#
010:B7;016:E8;017:D7
C/BE3#
010:B7;016:B6;017:D7
C/BE1#
010:B7;016:B7;017:D7
C/BE2#
010:B7;016:B6;017:D7
TRDY#
010:B11;011:F2;016:E7;017:D8
STOP#
010:B11;011:F2;016:E7;017:D8
FRAME#
010:B9;011:F2;016:E7;017:D8
DEVSEL#
010:B9;011:F2;016:E7;017:D8
IRDY#
010:B10;011:F2;016:B6;017:D8
PERR#
010:B10;011:F2;016:B7;017:D8
SERR#
010:B10;011:F2;016:B7;017:D8
GNT0#
010:B7
REQ0#
010:B8;011:F4
CLK_CBPCI
009:H7
PCIRST#
004:J9;010:A10;012:A2;016:G4;017:B11;018:D10;019:B8;020:E6;021:E10
CLKRUN#
010:F2;011:F5;016:B7;017:D9;018:D9;020:E7
INTA#
010:C8;011:F3
C277
0.1u
VB3
AD[0-31]
BCDATA[0-15]
AD[16]
010:A3;014:C1;016:B2;017:D3
BCD1#
015:E4;015:I2
BCD2#
015:E7;015:I5;018:F1
C279
10u
6.3V2125
SERIRQ
010:C9;011:F6;018:C9;020:E7
CD1GPIO3
014:B1
CD1GPIO1
014:B1
CD1GPIO2
014:B1
CBPME#
014:B2;018:F3
CARDSUS#
014:B2;018:F5
CARDSPKR1
025:C6
CBPME#
014:C7;018:F3
CARDSUS#
014:E6;018:F5
VB3
CD1GPIO1
014:E7
CD1GPIO3
014:E7
CD1GPIO2
014:E6
VBRST#
018:D4;028:C5
R197
100
RA36
10K
10
2
3
4
6
7
8
9
1
PCI1520GHK
IC66
BGA209
TI
L19 A_A25
M18 A_A24
M15 A_A23
N17 A_A22
N15 A_A21
P17 A_A20
P13 A_D15
V15 A_IORD#
R14 A_IOWR#
W15 A_OE#
P18 A_WE#
U14 A_CE2#
V14 A_CE1#
K14 A_REG#
L15 A_RESET
H18 A_WAIT#
N14 A_A19
R17 A_A18
W16 A_A17
M14 A_A16
N18 A_A15
R18 A_A14
P15 A_A13
M17 A_A12
P14 A_A11
R13 A_A10
U15 A_A9
T19 A_A8
M19 A_A7
L17 A_A6
L14 A_A5
K18 A_A4
K15 A_A3
J18 A_A2
J17 A_A1
J14 A_A0
V13 A_D14
P12 A_D13
V12 A_D12
R11 A_D11
E19 A_D10
G15 A_D9
G14 A_D8
U13 A_D7
R12 A_D6
U12 A_D5
W12 A_D4
P11 A_D3
F17 A_D2
F18 A_D1
G17 A_D0
H15 A_WP(IOCS16#)
H19 A_READY(IRQ#)
H17 A_BVD2(SPKR#)
H14 A_BVD1
L18 A_VS2#
J15 A_VS1#
G18 A_CD2#
U11 A_CD1#
K17 A_INPACK#
R6
B_A25
W4
B_A24
R3
B_A23
R2
B_A22
P3
B_A21
P2
B_A20
K3
B_D15
L5
B_IORD#
M1
B_IOWR#
L3
B_OE#
N5
B_WE#
L2
B_CE2#
K5
B_CE1#
U7
B_REG#
W5
B_RESET
W9
B_WAIT#
N3
B_A19
M5
B_A18
M3
B_A17
P6
B_A16
P5
B_A15
N6
B_A14
N2
B_A13
T1
B_A12
L6
B_A11
K6
B_A10
M2
B_A9
M6
B_A8
U5
B_A7
V5
B_A6
U6
B_A5
V6
B_A4
P8
B_A3
V7
B_A2
W7
B_A1
R8
B_A0
J6
B_D14
J3
B_D13
J1
B_D12
H2
B_D11
V11
B_D10
R10
B_D9
V10
B_D8
K2
B_D7
J5
B_D6
J2
B_D5
H1
B_D4
H3
B_D3
P10
B_D2
U10
B_D1
W10
B_D0
R9
B_WP
V8
B_READY
V9
B_BVD2
U9
B_BVD1
P7
B_VS2#
U8
B_VS1#
P9
B_CD2#
H5
B_CD1#
R7
B_INPACK#
P19 VCCA
R1
VCCB
L1
VR_EN#
K19
VR_OUT
W11 CLK48
PCI1520GHK
IC66
BGA209
TI
E10 IDSEL
E8
FRAME#
B7
IRDY#
C7
TRDY#
F7
DEVSEL#
B6
STOP#
A5
PAR
C9
AD21
B9
AD22
F10 AD23
B10 AD24
F12 AD25
F11 AD26
E11 AD27
B11 AD28
A11 AD29
C12 AD30
E12 AD31
A4
AD12
C5
AD13
E6
AD14
B5
AD15
C8
AD16
B8
AD17
A8
AD18
E9
AD19
F9
AD20
G2
AD0
G3
AD1
H6
AD2
F1
AD3
G5
AD4
F2
AD5
F3
AD6
E2
AD7
F5
AD8
E3
AD9
D1
AD10
B12 AD11
B14 C/BE3#
F8
C/BE2#
F6
C/BE1#
G6
C/BE0#
C14 CLKRUN#/MFUNC6
C13 PRST#
B13 GNT#
A13 REQ#
C10 PCICLK
E7
PERR#
C6
SERR#
E13 PME#/RI_OUT#
E5
NC
D19
MFUNC0
A16
MFUNC1
E14
MFUNC2
F13
MFUNC3
B15
MFUNC4
A15
MFUNC5
G1
VCC
C11
GRST#
N19
VCC
W8
VCC
W13
VCC
C15
SUSPEND#
F14
SPKROUT
A10
VCCP
A7
VCC
A12
VCC
A6
GND
A9
GND
A14
GND
E1
GND
F19
GND
K1
GND
P1
GND
R19
GND
W14
GND
W6
GND
E18
LATCH
E17
DATA
F15
CLOCK
J19
VCC
N1
VCC
G19
VCC
ABVD2
015:D4
ARESET
015:D4
AWAIT#
015:D4
AOE#
015:B2
ACE2#
015:D2
AIOW#
015:D2
AINPACK#
015:D4
ACDATA[0-15]
ACE1#
015:B2
ABVD1
015:D5
AWP
015:B5
AIOR#
015:D2
AVS1#
015:D2
ACADR[0-25]
AWE#
015:B3
ACD1#
015:D1
ARDY
015:B3
ACD2#
015:D5;018:F8
AVS2#
015:D4
AREG#
015:D4
BCADR[0-25]
015:F1,015:D9;015:F1,
015:D8;015:F1,
CD_CLOCK
015:B10
CD_LATCH
015:B10
CD_DATA
015:B9
CLK_CB48
009:H8
BVCC
AVCC
10V
C4
1u
R178
47K
C283
0.1u
C281
0.1u
C284
10u
6.3V2125
INTE#
010:C8;011:F3
Summary of Contents for Toughbook CF-18 Series
Page 2: ...2 1 ...
Page 3: ...2 2 ...
Page 4: ...2 3 ...
Page 6: ...1 Specfication 4 ...
Page 7: ...5 ...
Page 10: ...3 Block Diagram System Confugration Diagram 8 ...
Page 11: ...4 9 ...
Page 13: ...6 11 ...
Page 52: ...1 2 3 4 5 6 7 8 9 10 11 G J CF 18 Printed Circuit Board Main Board D E I A B C F H ...
Page 53: ...1 2 3 4 5 6 7 8 9 10 11 Main Board D E I A B C F G H J ...
Page 55: ...1 2 3 4 5 6 7 8 9 10 11 D E I A B C F H J G SWITCH Board LED Board PAD Board ...