background image

A

A

B

B

C

C

D

D

E

E

4

4

3

3

2

2

1

1

Power
Input

5 V in

3.3 V out

TO-220
3.3 Volt
Regulator

L V D S   D a u g h t e r   B o a r d   -   P W   C o m p a t i b l e

A

I C S 1 5 3 x - C   D e m o n s t r a t i o n   B o a r d

Integrated Circuit Systems

525 Race Street
San Jose, CA.   95126-3448
408-297-1201   fax 408-925-9460

B

5

1 4

Wednesday, April 19, 2000

Title

Size

D o c u m e n t   N u m b e r

R e v

Date:

S h e e t

o f

T X O C K m

TXO 3 m

D R O 6

D R O 2

D R O 4

D R O 1

D R O 5

D R O 7

D R O 0

D R O 3

D B O 0

D B O 6

D B O 3

D B O 1

D B O 5

D B O 2

D B O 4

D B O 7

D G O 7

D G O 3

D G O 5

D G O 1

D G O 0

D G O 6

D G O 2

D G O 4

1 2 V A O N

A U X V C C

A U X V 1 2

5 V A O N

R A o u t 0
R A o u t 1

R B o u t 5
R B o u t 6

R A o u t 2

R B o u t 2

R B o u t 1

R B o u t 7

R A o u t 3

R B o u t 4

R B o u t 3

R A o u t 4

R A o u t 7

R A o u t 6

R B o u t 0

R A o u t 5

R A U X O N

G B o u t 7

G B o u t 6

G B o u t 3

G A o u t 1

G A o u t 0

G A o u t 6

G B o u t 2

G A o u t 5

G A o u t 4

G A o u t 3

G A o u t 2

G B o u t 1

G B o u t 0

G A o u t 7

G B o u t 4
G B o u t 5

B B o u t 7

B B o u t 6

B B o u t 5

B B o u t 3

B B o u t 2

B B o u t 1

B B o u t 0

B A o u t 5

B B o u t 4

B A o u t 4

B A o u t 7

B A o u t 3

B A o u t 2

B A o u t 1

B A o u t 6

B A o u t 0

P N L C L K

TXO1p

TXO 1 m

TXO2p

TXO0p

TXO 0 m

T X O C Kp

TXO 2 m

TXO3p

TXE 2 m

T X E C K m

P N L D E

TXE 3 m

TXE0p

TXE3p

TXE2p

T X E CKp

TXE 0 m
TXE 1 m

TXE1p

D R E 5

D G E 2

D G E 6
D G E 7

D B E 7

D G E 0
D G E 1

D G E 4

D R E 7

D B E 4

D R E 1

D R E 0

D B E 0

D B E 3

D R E 2

D B E 2

D B E 1

D R E 4

D R E 3

D B E 5
D B E 6

D G E 3

D R E 6

D G E 5

V 3 3

V 1 2

V 5

V 3 3

V 1 2

V 3 3

V 3 3

V 5

V 5

V 3 3

V 3 3

V 5

V 1 2

C 6 7

0 . 1 u F

C 6 8

0 . 1 u F

C 6 9

0 . 1 u F

C 7 6

0 . 1 u F

C 7 5

0 . 1 u F

C 7 9

0 . 1 u F

R 7 0

3 . 3 K

C 8 0

0 . 1 u F

R 7 1

3 . 3 K

Q 3
N P N

1

2

3

Q 1 A

I R F 7 3 1 4

1

2

7

8

Q 1 B

I R F 7 3 1 4

3

4

5

6

R 6 9

3 . 3 K

J P 7

P W R _ H D R

1

2

3

4

H 6

C o n 2 6

1

3

5

7

9

1 1

1 3

1 5

1 7

1 9

2 1

2 3

2

4

6

8

1 0

1 2

1 4

1 6

1 8

2 0

2 2

2 4

2 5

2 6

Q 2
N P N

1

2

3

H 7

C o n 2 6

1

3

5

7

9

1 1

1 3

1 5

1 7

1 9

2 1

2 3

2

4

6

8

1 0

1 2

1 4

1 6

1 8

2 0

2 2

2 4

2 5

2 6

H 8

C o n 2 6

1

3

5

7

9

1 1

1 3

1 5

1 7

1 9

2 1

2 3

2

4

6

8

1 0

1 2

1 4

1 6

1 8

2 0

2 2

2 4

2 5

2 6

U 1 4

D S 9 0 C 3 8 3 A

5 1
5 2
5 4
5 5
5 6

2

3

4
6
7

8

1 0

1 1
1 2
1 4

1 5

1 6
1 8

1 9
2 0
2 2
2 3
2 4

2 5

2 7
2 8
3 0

5 0

4 7

4 5

4 1

3 7

3 9

4 8

4 6

4 2

3 8

4 0

3 1

3 2

1 7

1

9

26

34

44

5

13

21

29

53

33

35

36

43

49

T X I N 0
T X I N 1
T X I N 2
T X I N 3
T X I N 4

T X I N 5

T X I N 6

T X I N 7
T X I N 8
T X I N 9

T X I N 1 0
T X I N 1 1

T X I N 1 2
T X I N 1 3
T X I N 1 4

T X I N 1 5

T X I N 1 6
T X I N 1 7

T X I N 1 8
T X I N 1 9
T X I N 2 0
T X I N 2 1
T X I N 2 2

T X I N 2 3

T X I N 2 4
T X I N 2 5
T X I N 2 6

T X I N 2 7

T X O U T 0

T X O U T 1

T X O U T 2

T X O U T 3

T X C O U T

T X O U T 0

T X O U T 1

T X O U T 2

T X O U T 3

T X C O U T

C L K I N

P W R D N

R _ F

VCC1

VCC2

VCC3

PVCC

OVCC

GND1

GND2

GND3

GND4

GND5

PGND1

PGND2

OGND1

OGND2

OGND3

J P 9

H E A D E R   1 5 X 2

1

2

3

4

5

6

7

8

9

1 0

1 1

1 2

1 3

1 4

1 5

1 6

1 7

1 8

1 9

2 0

2 1

2 2

2 3

2 4

2 5

2 6

2 7

2 8

2 9

3 0

J P 1 0

H E A D E R   4 X 2

1

2

3

4

5

6

7

8

C 7 2

0 . 1 u F

C 7 1

0 . 1 u F

C 7 8

0 . 1 u F

C 7 0

0 . 1 u F

U 1 5

D S 9 0 C 3 8 3 A

5 1
5 2
5 4
5 5
5 6

2

3

4
6
7

8

1 0

1 1
1 2
1 4

1 5

1 6
1 8

1 9
2 0
2 2
2 3
2 4

2 5

2 7
2 8
3 0

5 0

4 7

4 5

4 1

3 7

3 9

4 8

4 6

4 2

3 8

4 0

3 1

3 2

1 7

1

9

26

34

44

5

13

21

29

53

33

35

36

43

49

T X I N 0
T X I N 1
T X I N 2
T X I N 3
T X I N 4

T X I N 5

T X I N 6

T X I N 7
T X I N 8
T X I N 9

T X I N 1 0
T X I N 1 1

T X I N 1 2
T X I N 1 3
T X I N 1 4

T X I N 1 5

T X I N 1 6
T X I N 1 7

T X I N 1 8
T X I N 1 9
T X I N 2 0
T X I N 2 1
T X I N 2 2

T X I N 2 3

T X I N 2 4
T X I N 2 5
T X I N 2 6

T X I N 2 7

T X O U T 0

T X O U T 1

T X O U T 2

T X O U T 3

T X C O U T

T X O U T 0

T X O U T 1

T X O U T 2

T X O U T 3

T X C O U T

C L K I N

P W R D N

R _ F

VCC1

VCC2

VCC3

PVCC

OVCC

GND1

GND2

GND3

GND4

GND5

PGND1

PGND2

OGND1

OGND2

OGND3

C 7 7

0 . 1 u F

U 1 3

L T 1 0 8 6 CT

1

2

3

A D J

V O U T

V I N

+

C 7 4
4 7 u F

+

C 7 3
4 7 u F

R 6 8

1 8 0

R 6 7
3 8 0

J P 8

j u m p e r   3

1

2

3

D G O [ 7 : 0 ]

D R O [ 7 : 0 ]

D H S

D C L K

D V S

D B O [ 7 : 0 ]

D E N

P N L X

D R E 0
D R E 1
D R E 2
D R E 3

D R E 4
D R E 5
D R E 6
D R E 7

D R O 0
D R O 1
D R O 2
D R O 3

D R O 4
D R O 5
D R O 6
D R O 7

D G E 0
D G E 1
D G E 2

D G E 4
D G E 5
D G E 6
D G E 7

D G O 2

D G O 0

D G O 6

D G O 1

D G O 5

D G O 3

D G O 4

D G O 7

D B E 0
D B E 1
D B E 2
D B E 3

D B E 4
D B E 5
D B E 6
D B E 7

D B O 2

D B O 0

D B O 6

D B O 1

D B O 5

D B O 3

D B O 4

D B O 7

D H S

D V S

D C L K

D E N

P N L X

P N L Y

D R E [ 7 : 0 ]

D E N

D G E [ 7 : 0 ]

D V S

P N L Y

D C L K

D B E [ 7 : 0 ]

D H S

D G E 3

P N L Y

Summary of Contents for ICS1531

Page 1: ...daughterboards can be used with the ICS1531 Demo Board Revision C to demonstrate the ICS1531 capabilities Low Voltage Differential Signaling LVDS Daughterboard Digital to Analog DAC Daughterboard To...

Page 2: ...ing signals from the ICS1531 Demo Board Input digital panel data that is output from ICS1531 Demo Board U1 ICS1531 Clock signals from ICS1531 Demo Board U2 Xilinx XC95144XL H6 clock signals are on pin...

Page 3: ...perating voltage to U14 and U15 U14 U15 Integrated Circuit 14 15 Low voltage differential signaling LVDS transmitters Table 1 1 LVDS Daughterboard Components Continued Component and Label If Any Compo...

Page 4: ...U2 Xilinx XC95144XL H6 clock signals are on pins PX and PY two programmable control signals H7 clock signals are on pins PHS panel HSYNC and PVS panel VSYNC H8 clock signals are on pins CLK clock and...

Page 5: ...e digital signal LVDS Daughterboard compatible with Pixelworks printed circuit board Schematic Page 6 Digital to analog converter DAC Daughterboard Table 2 1 ICS1531 Demo Board Revision C Components t...

Page 6: ...3 4 6 7 8 10 11 12 14 15 16 18 19 20 22 23 24 25 27 28 30 50 47 45 41 37 39 48 46 42 38 40 31 32 17 1 9 2 6 3 4 4 4 5 1 3 2 1 2 9 5 3 3 3 3 5 3 6 4 3 4 9 TXIN0 TXIN1 TXIN2 TXIN3 TXIN4 TXIN5 TXIN6 TXI...

Page 7: ...9 21 23 2 4 6 8 10 12 14 16 18 20 22 24 25 26 H11 Con26 1 3 5 7 9 11 13 15 17 19 21 23 2 4 6 8 10 12 14 16 18 20 22 24 25 26 C87 0 1uF B3 TDK ACB2012M 150 T JP11 HEADER 4X2 1 2 3 4 5 6 7 8 POT3 no 1 3...

Reviews: