Analog Devices EV1HMC8362LP6G User Manual Download Page 4

UG-1787 

EV1HMC8362LP6G

/

EV1HMC8364LP6G

 User Guide 

Rev. 0 | Page 4 of 11 

EVALUATION BOARD HARDWARE 

The EV1HMC8362LP6G and EV1HMC8364LP6G are identical 
except for Resistor R6, which sets the current limit function of 
the 

LT3042

, and C31, which is the ac coupling capacitor on the 

RF output port. 
The evaluation board schematics, assembly, silkscreen, and bill 
of materials are available in the Evaluation Board Schematic and 
Artwork section and Ordering Information section. The Gerber 
fabrication files are available at 

www.analog.com/HMC8362

 and 

www.analog.com/HMC8364

.  

POWER SUPPLIES

 

The EV1HMC8362LP6G and EV1HMC8364LP6G boards are 
powered by a 6 V dc (150 mA) power supply connected to the 
J1 SMA connector labeled 6.0 V. This supply path includes a 
single ultralow noise, low dropout linear regulator, the 

LT3042

As an extra safeguard, the 

LT3042

 is configured to use the 

current-limit feature. A resistor (R6) sets the current limit on 
ILIM (Pin 5) of the 

LT3042

 to 114 mA (R6 = 1100 Ω) for the 

EV1HMC8362LP6G and 156 mA (R6 = 806 Ω) for the 
EV1HMC8364LP6G. 
Users that intend to use an external power supply such as the 
Linduino® or Arduino® Uno microcontroller to directly 
program the logic from the P3 header must remove the five 
10 kΩ resistors (R9, R10, R11, R12, and R13) or damage may 
occur.  
A second low noise power supply cable providing up to 13.5 V 
is required to tune the VCOs. Use of a noisy power supply on 
the tuning port results in narrow-band FM modulation and 
sidebands.  

VOLTAGE 

CO

NTROLLED OSCILLATOR

 

(VCO)

 

The 

HMC8362

 and 

HMC8364

 include a total of four VCO cores 

that generate a range of fundamental frequencies. The 
frequency range of each core overlaps the adjacent core to allow 
continuous frequency coverage including any supply and 
temperature variation.  
By generating fundamental frequencies, the need for additional 
filtering can be reduced or eliminated because there are no 
subharmonics. The tuning sensitivity across the band is similar 
for each core, which simplifies the loop filter design. Any 
frequency planning or dynamic loop bandwidth adjustment 
required to manage spurs or settling time is made easier by the 
consistent tuning sensitivity from core to core. The integrated 
common tuning (VTUNE on J2) and RF output (J3) ports 
simplify layout. Each band has an allowable tune voltage of 
1.0 V dc to 13.5 V dc.  
The oscillator cores must be selected, one at a time, depending 
on the frequency range required at any point in time by the 
application. The VCO cores are selected by simply enabling the 
supply voltage at its respective bias pin (VC1 through VC4). 
The EV1HMC8362LP6G and EV1HMC8364LP6G boards 
accomplish this VCO core selection through the use of the 

ADG1604

 4:1 multiplexer. The VCO cores can be enabled and 

disabled in any sequence desired.  
The EV1HMC8362LP6G and EV1HMC8364LP6G boards 
include additional filtering to prevent supply voltage overshoot 
and undershoot, which can damage the device if overshoot 
exceeds 5.5 V. This filtering provides 5 V of biasing that settles 
within about 1 µs.  

BUFFER AMPLIFIER

 

The buffer amplifier used in the 

HMC8362

 and 

HMC8364

 is a 

broadband cascode design that draws approximately 12 mA and 
is shared by all four VCO cores. Pin 8 (VCB) of the 

HMC8362

 

and 

HMC8364

 provides the bias voltage for the upper half of 

the cascode amplifier. The VCO outputs provide the biasing for 
the lower half of the cascode amplifier stage. When one of the 
four VCOs is enabled, the cascode amplifier becomes fully 
enabled and provides an output signal at Pin 5 (RFOUT). The 
buffer amplifier was designed to handle the power supplied by 
only one VCO at a time. To prevent long-term damage that can 
occur if more than one VCO is powered up simultaneously, the 
EV1HMC8362LP6G and EV1HMC8364LP6G boards 
incorporate the 

ADG1604

 4:1 multiplexer. As configured on the 

EV1HMC8362LP6G and EV1HMC8364LP6G, the 

ADG1604

 

multiplexer incorporates exclusive OR (XOR) logic and the 
ability to break contact with one VCO for a minimum of 30 ns 
before closing the contacts on the next switch to power up a 
different VCO core. To minimize the switching time of the 

ADG1604

, 5 V logic is used but 3 V can also be used through 

an external power supply or microcontroller such as a Linduino 
or Arduino Uno.  
Refer to the 

ADG1604

 data sheet for more information 

regarding the 

ADG1604

 logic and use with other logic levels. 

Users can opt to leave the VCO enabled and power down Pin 8 
(VCB) to mute the output signal, which leaves the lower stage of 
the cascode enabled. However, because the upper circuitry is 
disabled, RF is not routed to the output.  
Figure 5 shows the EV1HMC8362LP6G with VCO Band 1, but 

with 

the output buffer muted (VCB_EN on P3 = 0).  

For additional details on the buffer amplifier circuitry, consult 
the 

HMC8362

 or 

HMC8364

 data sheet.  

RF OUTPUT

 

The EV1HMC8362LP6G and EV1HMC8364LP6G boards have a 
single RF output port (J3). J3 is supplied by a buffer amplifier that is 
common to all four VCO cores. 
J3 is a single-ended RF output that operates up to 26.6 GHz. 
The actual frequency range and power level at any given time 
depends on which quadband VCO variant is being evaluated 
and the VCO core that is enabled. Consult the 

HMC8362

 and 

HMC8364

 data sheets for additional information relative to the 

specific variant being evaluated for more information.  

Downloaded from

Arrow.com.

Downloaded from

Arrow.com.

Downloaded from

Arrow.com.

Downloaded from

Arrow.com.

Summary of Contents for EV1HMC8362LP6G

Page 1: ...evaluation board EQUIPMENT NEEDED Power supply 6 V Power supply low noise variable 0 V to 13 5 V 50 terminations Signal source analyzer ONLINE RESOURCES HMC8362 data sheet HMC8364 data sheet Linduino...

Page 2: ...valuation Board Setup Procedure 3 Evaluation Board Hardware 4 Power Supplies 4 Voltage Controlled Oscillator VCO 4 Buffer Amplifier 4 RF Output 4 Loop Filter 5 Default Configuration 5 Evaluation Board...

Page 3: ...Figure 2 is annotated in green to indicate where a jumper is connected and thus shorted to ground ALT_EN VCB_EN NC VC_A0 VC_A1 VC_EN GND NC 23626 002 Figure 2 Connector P3 Jumper Configuration Altern...

Page 4: ...HMC8364LP6G boards accomplish this VCO core selection through the use of the ADG1604 4 1 multiplexer The VCO cores can be enabled and disabled in any sequence desired The EV1HMC8362LP6G and EV1HMC8364...

Page 5: ...ible while placing the last pole as close to the tuning port pin VTUNE of the VCO The placement of any additional poles that may exist between the first and last pole of the loop filter are not as cri...

Page 6: ...hich may be beneficial for users needing to develop and test switching algorithms for their application To connect the SDP K1 interface board to the EV1HMC8362LP6G or EV1HMC8364LP6G flip the SDP K1 bo...

Page 7: ...Finally use the signal source analyzer to measure the phase noise Refer to Figure 6 1 MKR1 13 499 70GHz 0 49dBm RES BW 100kHz VBW 50MHz CENTER 13 50000GHz SPAN 50 00MHz SWEEP 4 600ms 1001pts 23626 006...

Page 8: ...6 C24 C23 L19 L18 L21 C27 C18 C15 C17 R5 C11 R7 J2 R37 E2 R20 R2 R35 R25 R24 R15 E13 R18 R16 J5 R27 U4 R11 R9 R10 R12 R13 J3 J4 D1 R4 C2 J1 TP1 TP2 R3 R6 E4 E12 R26 C1 C32 E14 R34 P3 P3 C12 R23 U5 C4...

Page 9: ...d EV1HMC8364LP6G Metal 2 Ground 23626 012 Figure 10 EV1HMC8362LP6G and EV1HMC8364LP6G Metal 3 RF and DC 23626 013 Figure 11 EV1HMC8362LP6G and EV1HMC8364LP6G Metal 4 Backside Downloaded from Arrow com...

Page 10: ...nductor chip ferrite bead 0 7 0 3 A 220 at 100 MHz Murata BLM15GG221SN1D J1 J2 J5 SMA 50 end launch jack Not applicable Cinch 142 0701 851 J3 2 92 mm coaxial for frequency test measurements 50 40 GHz...

Page 11: ...Evaluation Board to ADI ADDITIONAL RESTRICTIONS Customer may not disassemble decompile or reverse engineer chips on the Evaluation Board Customer shall inform ADI of any occurred damages or any modif...

Reviews: