
SPRS079E – OCTOBER 1998 – REVISED AUGUST 2000
28
POST OFFICE BOX 1443
•
HOUSTON, TEXAS 77251–1443
memory-mapped registers (continued)
Table 10. Peripheral Memory-Mapped Registers
NAME
ADDRESS
DESCRIPTION
TYPE
DRR20
20h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
McBSP0 data receive register 2
McBSP #0
DRR10
21h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
McBSP0 data receive register 1
McBSP #0
DXR20
22h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
McBSP0 data transmit register 2
McBSP #0
DXR10
23h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
McBSP0 data transmit register 1
McBSP #0
TIM
24h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Timer0 register
Timer0
PRD
25h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Timer0 period counter
Timer0
TCR
26h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Timer0 control register
Timer0
–
27h
Reserved
SWWSR
28h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Software wait-state register
External Bus
BSCR
29h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Bank-switching control register
External Bus
–
2Ah
Reserved
SWCR
2Bh
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Software wait-state control register
External Bus
HPIC
2Ch
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
HPI control register
HPI
–
2Dh–2Fh
Reserved
TIM1
30h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Timer1 register
Timer1
PRD1
31h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Timer1 period counter
Timer1
TCR1
32h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Timer1 control register
Timer1
–
33h–37h
Reserved
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
SPSA0
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
38h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
McBSP0 subbank address register†
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
McBSP #0
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
SPSD0
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
39h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
McBSP0 subbank data register†
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
McBSP #0
–
3Ah–3Bh
Reserved
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
GPIOCR
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
3Ch
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
General-purpose I/O pins control register
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
GPIO
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
GPIOSR
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
3Dh
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
General-purpose I/O pins status register
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
GPIO
–
3Eh–3Fh
Reserved
DRR21
40h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
McBSP1 data receive register 2
McBSP #1
DRR11
41h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
McBSP1 data receive register 1
McBSP #1
DXR21
42h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
McBSP1 data transmit register 2
McBSP #1
DXR11
43h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
McBSP1 data transmit register 1
McBSP #1
–
44h–47h
Reserved
SPSA1
48h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
McBSP1 subbank address register†
McBSP #1
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
SPSD1
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
49h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
McBSP1 subbank data register†
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
McBSP #1
–
4Ah–53h
Reserved
DMPREC
54h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
DMA channel priority and enable control register
DMA
DMSA
55h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
DMA subbank address register‡
DMA
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
DMSDI
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
56h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
DMA subbank data register with autoincrement‡
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
DMA
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
DMSDN
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
57h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
DMA subbank data register‡
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
DMA
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
CLKMD
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
58h
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Clock mode register
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
PLL
–
59h–5Fh
Reserved
† See Table 11 for a detailed description of the McBSP control registers and their sub-addresses.
‡ See Table 12 for a detailed description of the DMA subbank addressed registers.