5-1
SECTION 5
INTERF
A
CE,
IC PIN FUNCTION DESCRIPTION
SL
V
-ED1/ED4/ED7/ED8
TAPE
TAPE
PB •
REC •
Signal
Pin No.
I/O
STOP
FF
REW
THREAD-
UNTHREAD-
PB
PAUSE
SLOW
×
2
CUE
REVIEW
REC
PAUSE
ING
ING
CAP QR
MA-323
O
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Hi-Z
*
2
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Hi-Z
IC161
(¢
DRM PG
MA-323
I
*
3
*
1
*
1
*
4
*
4
*
1
*
1
*
1
*
1
*
1
*
1
*
1
*
1
IC161
#ª
DRM FG
MA-323
I
*
3
*
6
*
6
*
4
*
4
*
6
*
6
*
6
*
6
*
6
*
6
*
6
*
6
IC161
#•
CAP FG
MA-323
I
H/L
*
5
*
5
*
4
*
4
*
5
H/L
*
5
*
5
*
5
*
5
*
5
H/L
IC161
$º
CAP VS
MA-323
O
*
7
*
7
*
7
*
7
*
7
*
8
*
7
*
7
*
8
*
8
*
8
*
8
*
7
IC161
@∞
DRM VS
MA-323
O
*
9
*
9
*
9
*
9
*
9
*
9
*
9
*
9
*
9
*
9
*
9
*
9
*
9
IC161
@§
5-2. SYSTEM CONTROL – SERVO PERIPHERAL CIRCUIT INTERFACE (MA-323 BOARD IC161)
∗
1.
30 Hz pulse.
∗
2.
Pulse at tape running.
∗
3.
“L” when drum rotation stop.
∗
4.
Unstable period pulse.
∗
5.
Pulse of period in proportion to tape speed.
∗
6.
360 Hz pulse.
∗
7.
Pulse at tape running.
∗
8.
Approx. 2 msec period “H” or “L” pulse.
∗
9.
Approx. 1.5 msec period “H” or “L” pulse.
STOP/
TAPE
TAPE
REC •
REC •
Signal
Pin No.
I/O
FF/
THREAD-
UNTHREAD-
PB
PAUSE
SLOW
×
2
CUE
REVIEW
REC
PAUSE
REW
ING
ING
RF SWP
MA-323
O
*
1
*
1
*
1
*
1
*
1
*
1
*
1
*
1
*
1
*
1
*
1
(SW30)
IC161
@¢
QVD
MA-323
O
L
L
L
*
2
*
3
*
3
*
3
*
3
*
3
L
L
IC161
@¶
C SYNC
MA-323
I
*
4
*
4
*
4
*
4
*
4
*
4
*
4
*
4
*
4
*
4
*
4
IC161
%¢
5-1. SYSTEM CONTROL – VIDEO BLOCK INTERFACE (MA-323 BOARD IC161)
∗
1.
30 Hz pulse with 50% duty cycle. Synchronized with rotation of drum.
∗
2.
Normal PB “L”. V period “H” pulse when
×
1.
∗
3.
V period “H” pulse.
∗
4.
Composite Sync signal (positive polarity).
Содержание SLV-ED1PL
Страница 5: ...1 1 SECTION 1 GENERAL This section is extracted from SLV ED1PL instruction manual SLV ED1 ED4 ED7 ED8 ...
Страница 6: ...1 2 ...
Страница 7: ...1 3 ...
Страница 8: ...1 4 ...
Страница 9: ...1 5 ...
Страница 10: ...1 6 ...
Страница 11: ...1 7 ...
Страница 12: ...1 8 ...
Страница 13: ...1 9 ...
Страница 14: ...1 10 1 10 E ...
Страница 19: ...SLV ED1 ED4 ED7 ED8 3 1 3 2 SECTION 3 BLOCK DIAGRAM 3 1 OVERALL BLOCK DIAGRAM ...
Страница 23: ...SLV ED1 ED4 ED7 ED8 3 10 3 9 3 5 AUDIO BLOCK DIAGRAM ...
Страница 24: ...SLV ED1 ED4 ED7 ED8 3 12 3 6 TUNER BLOCK DIAGRAM 3 11 740m Vp p 24 576 MHz IC1 REC PB ...
Страница 25: ...SLV ED1 ED4 ED7 ED8 3 14 3 13 3 7 MODE CONTROL BLOCK DIAGRAM ...
Страница 26: ...SLV ED1 ED4 ED7 ED8 3 16 E 3 8 POWER BLOCK DIAGRAM 3 15 ...
Страница 28: ...SLV ED1 ED4 ED7 ED8 4 3 4 4 4 1 FRAME SCHEMATIC DIAGRAM FRAME ...
Страница 81: ......
Страница 82: ......
Страница 83: ......
Страница 84: ......
Страница 85: ......
Страница 86: ......
Страница 87: ......
Страница 88: ......
Страница 89: ......
Страница 90: ......
Страница 91: ......
Страница 92: ......
Страница 93: ......
Страница 94: ......
Страница 95: ......
Страница 96: ......
Страница 97: ......
Страница 98: ......
Страница 99: ......
Страница 100: ......
Страница 101: ......
Страница 102: ......
Страница 103: ......
Страница 104: ......
Страница 105: ......
Страница 106: ......
Страница 107: ......
Страница 108: ......
Страница 109: ......
Страница 110: ......
Страница 111: ......
Страница 112: ......
Страница 113: ......
Страница 114: ......
Страница 115: ......
Страница 116: ......
Страница 117: ......
Страница 118: ......
Страница 119: ......
Страница 120: ......
Страница 121: ......
Страница 122: ......
Страница 123: ......
Страница 124: ......
Страница 125: ......
Страница 126: ......
Страница 127: ......
Страница 128: ......
Страница 129: ......
Страница 130: ......
Страница 131: ......
Страница 132: ......
Страница 133: ......
Страница 134: ......
Страница 135: ......