Philips Semiconductors
Product data sheet
SC28L91
3.3 V or 5.0 V Universal Asynchronous
Receiver/Transmitter (UART)
2004 Oct 21
14
AC CHARACTERISTICS (3.3 VOLT)
1, 2, 3, 4
V
CC
= 3.3 V
±
10 %, T
amb
= –40
°
C to +85
°
C, unless otherwise specified.
ÁÁÁÁ
ÁÁÁÁ
Symbol
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Parameter
ÁÁÁ
ÁÁÁ
Min
ÁÁÁ
ÁÁÁ
Typ
ÁÁÁÁ
ÁÁÁÁ
Max
ÁÁÁÁ
ÁÁÁÁ
Unit
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Reset Timing (See Figure 4)
ÁÁÁÁ
ÁÁÁÁ
t
RES
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Reset pulse width
ÁÁÁ
ÁÁÁ
100
ÁÁÁ
ÁÁÁ
20
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Bus Timing
5
(See Figure 5)
ÁÁÁÁ
t
*AS
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
A0–A3 setup time to RDN, WRN Low
ÁÁÁ
10
ÁÁÁ
6
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
t
*AH
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
A0–A3 hold time from RDN, WRN low
ÁÁÁ
ÁÁÁ
33
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
t
*CS
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
CEN setup time to RDN, WRN low
ÁÁÁ
ÁÁÁ
0
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
t
*CH
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
CEN Hold time from RDN. WRN low
ÁÁÁ
ÁÁÁ
0
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
t
*RW
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
WRN, RDN pulse width (Low time)
ÁÁÁ
ÁÁÁ
20
ÁÁÁ
ÁÁÁ
10
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
t
*DD
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Data valid after RDN low (125pF load. See Figure 3 for smaller loads.)
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
46
ÁÁÁÁ
ÁÁÁÁ
75
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
t
*DA
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
RDN low to data bus active
6
ÁÁÁ
ÁÁÁ
0
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
t
*DF
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Data bus floating after RDN or CEN high
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
15
ÁÁÁÁ
ÁÁÁÁ
20
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
t
*DI
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
RDN or CEN high to data bus invalid
7
ÁÁÁ
ÁÁÁ
0
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
t
*DS
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Data bus setup time before WRN or CEN high (write cycle)
ÁÁÁ
43
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
t
*DH
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Data hold time after WRN high
ÁÁÁ
ÁÁÁ
0
ÁÁÁ
ÁÁÁ
–15
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
t
*RWD
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
High time between read and/or write cycles
5, 7
ÁÁÁ
ÁÁÁ
27
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Port Timing
5
(See Figure 9)
ÁÁÁÁ
ÁÁÁÁ
t
*PS
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Port in setup time before RDN low (Read IP ports cycle)
ÁÁÁ
ÁÁÁ
0
ÁÁÁ
ÁÁÁ
–20
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
t
*PH
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Port in hold time after RDN high
ÁÁÁ
ÁÁÁ
0
ÁÁÁ
ÁÁÁ
–20
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
t
*PD
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
OP port valid after WRN or CEN high (OPR write cycle)
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
50
ÁÁÁÁ
ÁÁÁÁ
75
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Interrupt Timing (See Figure 10)
ÁÁÁÁ
t
*IR
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
INTRN (or OP3–OP7 when used as interrupts) negated from:
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Read RxFIFO (RxRDY/FFULL interrupt)
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
40
ÁÁÁÁ
ÁÁÁÁ
79
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Write TxFIFO (TxRDY interrupt)
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
40
ÁÁÁÁ
ÁÁÁÁ
79
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Reset Command (delta break change interrupt)
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
40
ÁÁÁÁ
ÁÁÁÁ
79
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Stop C/T command (Counter/timer interrupt)
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
40
ÁÁÁÁ
ÁÁÁÁ
79
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Read IPCR (delta input port change interrupt)
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
40
ÁÁÁÁ
ÁÁÁÁ
79
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Write IMR (Clear of change interrupt mask bit(s))
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
40
ÁÁÁÁ
ÁÁÁÁ
79
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Clock Timing (See Figure 11)
ÁÁÁÁ
ÁÁÁÁ
t
*CLK
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
X1/CLK high or low time
ÁÁÁ
ÁÁÁ
35
ÁÁÁ
ÁÁÁ
25
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
f
*CLK
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
X1/CLK frequency
8
(for higher speeds contact factory)
ÁÁÁ
ÁÁÁ
0.1
ÁÁÁ
ÁÁÁ
3.686
ÁÁÁÁ
ÁÁÁÁ
8
ÁÁÁÁ
ÁÁÁÁ
MHz
ÁÁÁÁ
ÁÁÁÁ
f
*CTC
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
C/T Clk (IP2) high or low time (C/T external clock input)
ÁÁÁ
ÁÁÁ
30
ÁÁÁ
ÁÁÁ
15
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
f
*CTC
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
C/T Clk (IP2) frequency
8
(for higher speeds contact factory)
ÁÁÁ
ÁÁÁ
0
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
8
ÁÁÁÁ
ÁÁÁÁ
MHz
ÁÁÁÁ
ÁÁÁÁ
t
*RX
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
RxC high or low time (16X)
ÁÁÁ
ÁÁÁ
30
ÁÁÁ
ÁÁÁ
10
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
f
*RX
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
RxC Frequency (16X) (for higher speeds contact factory)
ÁÁÁ
ÁÁÁ
0
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
16
ÁÁÁÁ
ÁÁÁÁ
MHz
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
RxC Frequency (1x)
8, 9
ÁÁÁ
ÁÁÁ
0
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
1
ÁÁÁÁ
ÁÁÁÁ
MHz
ÁÁÁÁ
ÁÁÁÁ
t
*TX
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
TxC High or low time (16X)
ÁÁÁ
ÁÁÁ
30
ÁÁÁ
ÁÁÁ
15
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
f
*TX
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
TxC frequency (16X) (for higher speeds contact factory)
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
16
ÁÁÁÁ
ÁÁÁÁ
MHz
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
TxC frequency (1X)
8, 9
ÁÁÁ
0
ÁÁÁ
ÁÁÁÁ
1
ÁÁÁÁ
MHz
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Transmitter Timing, external clock (See Figure 12)
ÁÁÁÁ
ÁÁÁÁ
t
*TXD
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
TxD output delay from TxC low (TxC input pin)
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
40
ÁÁÁÁ
ÁÁÁÁ
78
ÁÁÁÁ
ÁÁÁÁ
ns
ÁÁÁÁ
ÁÁÁÁ
t
*TCS
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
Output delay from TxC output pin low to TxD data output
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
8
ÁÁÁÁ
ÁÁÁÁ
30
ÁÁÁÁ
ÁÁÁÁ
ns