10-11
B17
E6
D7
A4
C5
B8
A5
E11
B7
B6
C7
C6
D8
B5
D6
33
R3420
33
R3446
OPEN
C3402
1K
R3429
1K
R3430
0.1
C3401
M10
IC3101(2/8)
*1
MN2WS0172A
G10
G18
A7
A8
A17
B13
D10
F10
G12
C11
G9
F11
D9
F12
C13
D11
E9
A10
G13
D14
C12
G14
C9
B9
B10
C8
E17
F8
C10
E7
C18
F17
F18
G17
B18
C19
F16
B19
E15
A14
B15
D16
C16
C15
B14
B16
A16
D17
C17
B11
A11
E10
E14
F14
A13
B12
G11
33
R3421
33
R3425
33
R3426
C14
F15
33
R3447
270
R3431
270
R3433
270
R3432
270
R3434
OPEN
C3403
N10
240
R3428
D13
10K
R3427
L2
CS#
K1
ODT
F9
VSSQ7
0.1
C3409
A3
N2
0.1
C3405
G3
DQSL#
F1
VDDQ7
J2
VSS5
10
C3404
D2
VDDQ5
E9
VDDQ6
B1
VSSQ1
NU
J9
C1
VDDQ3
A5
P2
K9
CKE
0.1
C3411
A6
R8
NU
J1
R1
VDD8
H9
VDDQ9
B2
VDD1
220
R3437
0.1
C3406
D1
VSSQ3
G1
VSSQ8
N9
VDD7
L1
NU
NU
M7
P9
VSS10
NU
T7
K8
VDD5
CK
J7
270
R3435
M8
VREFCA
K7
CK#
M1
VSS7
B7
DQSU#
R9
VDD9
0.1
C3410
M9
VSS8
D8
VSSQ4
A4
P8
E8
VSSQ6
A1
VDDQ1
C9
VDDQ4
G9
VSSQ9
A1
P7
T9
VSS12
D3
DMU
NU
L9
A8
VDDQ2
E1
VSS3
J8
VSS6
A8
T8
E7
DML
A9
R3
0.1
C3407
A12/BC#
N7
A9
VSS1
K2
VDD4
H2
VDDQ8
A2
P3
E2
VSSQ5
H1
VREFDQ
C7
DQSU
B9
VSSQ2
L3
WE#
K3
CAS#
A13
IC3401
K4B1G1646G-BCH9
T3
P1
VSS9
G7
VDD3
0.1
C3408
G8
VSS4
A10/AP
L7
B3
VSS2
J3
RAS#
A7
R2
T1
VSS11
A11
R7
F3
DQSL
A0
N3
D9
VDD2
N1
VDD6
DQL3
F8
DQU5
A2
DQU0
D7
DQU3
C2
DQL0
E3
DQL5
H8
DQU7
A3
DQL4
H3
DQL7
H7
DQU4
A7
DQL2
F2
DQU6
B8
DQU1
C3
DQU2
C8
DQL6
G2
DQL1
F7
240
R3438
L8
ZQ
B1
VSSQ1
J2
VSS5
DQU7
A3
DQL1
F7
DQL3
F8
G7
VDD3
D9
VDD2
P1
VSS9
A11
R7
A3
N2
0.1
C3416
A5
P2
0.1
C3417
NU
T7
B7
DQSU#
DQL2
F2
D3
DMU
A9
VSS1
M8
VREFCA
DQL0
E3
A6
R8
A4
P8
E1
VSS3
0.1
C3419
H1
VREFDQ
R1
VDD8
K3
CAS#
DQL5
H8
DQL6
G2
CK
J7
C9
VDDQ4
H2
VDDQ8
E9
VDDQ6
0.1
C3421
G3
DQSL#
A10/AP
L7
240
R3442
T1
VSS11
DQU4
A7
220
R3441
M1
VSS7
N9
VDD7
C1
VDDQ3
DQU3
C2
T9
VSS12
P9
VSS10
B3
VSS2
L2
CS#
DQU2
C8
F9
VSSQ7
D8
VSSQ4
A12/BC#
N7
A8
T8
A8
VDDQ2
E2
VSSQ5
0.1
C3420
L3
WE#
A9
R3
DQL7
H7
A1
VDDQ1
D2
VDDQ5
G8
VSS4
K9
CKE
C7
DQSU
NU
M7
B2
VDD1
DQU0
D7
A7
R2
G1
VSSQ8
DQU1
C3
A0
N3
A1
P7
NU
J1
NU
J9
10
C3414
K2
VDD4
0.1
C3418
N1
VDD6
F3
DQSL
M9
VSS8
0.1
C3415
DQL4
H3
K1
ODT
R9
VDD9
K8
VDD5
NU
L9
L8
ZQ
K7
CK#
F1
VDDQ7
E8
VSSQ6
E7
DML
DQU6
B8
A13
IC3402
K4B1G1646G-BCH9
T3
J8
VSS6
270
R3439
H9
VDDQ9
D1
VSSQ3
A2
P3
J3
RAS#
L1
NU
DQU5
A2
B9
VSSQ2
G9
VSSQ9
T2
RESET#
T2
RESET#
VCC+1.5V
10
C3431
0.1
C3412
10
C3432
0.1
C3422
0.1
C3413
0.1
C3429
270
R3436
270
R3440
0.1
C3423
0.1
C3430
BA2
M3
BA0
M2
BA1
N8
BA0
M2
BA1
N8
BA2
M3
MMXCK
MMDM3
MMDM0
MMDQ21
MMDQ10
MMDQ12
1
MMDQ30
MMXCS1
G
MMXCAS
MMDQ15
J
MMDQ19
MMDQ28
MMDQ5
MMDQ27
MMDQS0
MMDQ26
MMDQ16
MMDQ20
K
MMDQ8
MMVREF0
MMDQ25
MMXRAS
MMDQ14
3
H
MMDQ29
MMDQ9
MMCKE0
MMDM2
MMDM1
MMDQS2
MMDQ0
MMDQ23
MMDQ1
MMXWE
MMDQ22
MMDQ17
MMDQS3
L
MMCK
MMDQ3
MMDQ7
MMDQ4
MMXCS0
4
2
MMDQ13
MMDQ2
MMDQ6
I
MMDQ31
MMODT0
MMDQ11
MMDQ18
MMDQ24
MMA4
MMA9
MMA3
MMA8
MMA2
MMA7
MMA12
MMA1
MMA6
MMA11
MMA0
MMA5
MMA10
MMDQ31
MMDQ30
MMDQ29
MMDQ28
MMDQ27
MMDQ26
MMDQ25
MMDQ24
MMDQ23
MMDQ22
MMDQ20
MMDQ19
MMDQ18
MMDQ17
MMDQ16
MMDQ15
MMDQ14
MMDQ13
MMDQ12
MMDQ11
MMDQ10
MMDQ9
MMDQ8
MMDQ7
MMDQ6
MMDQ5
MMDQ4
MMDQ3
MMDQ2
MMDQ1
MMDQ21
MMDQ0
MMVCAL
MAIN MICRO CONTROLLER
/DIGITAL SIGNAL PROCESS
MMA7
MMBA1
MMA5
MMA12
MMA3
MMA10
MMA1
MMA8
MMBA0
MMA6
MMBA2
MMA4
MMA11
MMA2
MMA9
MMA0
MEMORY
I/F
TO DIGITAL
MAIN 5
IC3101(5/8)
DIGITAL MAIN CBA UNIT
MMVREF1
MMXDQS0
MMDQS1
MMXDQS1
MMXDQS3
MMXDQS2
CONTINUE
DIGITAL 6
MMA13
MMODT1
MMCKE1
MMRODT
MMXRESET
MMA12
MMA0
MMA11
MMA2
MMA8
MMA1
MMA5
MMA9
(DDR3 SDRAM)
MMA4
MMA6
MMA10
MMA3
MMA7
MMDQ10
MMDQ6
MMDQ12
MMDQ3
MMDQ2
MMDQ13
MMDQ0
MMDQ5
MMDQ8
MMDQ7
MMDQ14
MMDQ1
MMDQ4
MMDQ9
MMDQ11
MMDQ15
MMA13
MMA5
MMDQ19
MMA12
MMDQ21
MMA8
MMDQ25
MMA0
MMDQ26
MMA4
MMDQ22
MMDQ20
MMDQ28
MMA10
MMDQ24
MMA9
MMDQ31
MMDQ27
MMA3
MMDQ17
MMA6
MMDQ16
MMA1
MMA7
MMDQ18
MMA11
MMDQ29
MMDQ23
(DDR3 SDRAM)
MMDQ30
MMA2
MMA13
MMA13
Digital Main 2 Schematic Diagram [TYPE B]
PL12.0SCBD2
The order of pins shown in this diagram is different from that of actual IC3101.
IC3101 is divided into eight and shown as IC3101 (1/8) ~ IC3101 (8/8) in this Digital Main Schematic Diagram Section.
1 NOTE: