S-40
&*#<#
4
4
&*#<#
4
4
4
4
4
4
4
-
4
-
(.
(.
(.
.$
,,)%
.$
'4,)';48
.$
'4,)';48
(,,#
%
(,,#
%
%
=(,,#
%
=(,,#
%
%
%
%
%
%
%
%
2-A&48
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
4.
##
9
6
7
6
7
7
7
7
8
8
8
#,
#.
#*
#)
#-
#-
#*
#,
#.
#)
#%
#%
#%
;
##
;
#%
#'
;
#&
9
#&
#$
#%
8
#&
#'
#'
#(
#(
#)
#*
#&
4
#(
#(
2
4
4
4
2
2
4
2
2
#$
9
##
9
#$
;
&*#
4:
&*#
4:
4:
&*#
4:
&*#
&*#
4:
%#$5)
+%
%:%-A
%%-A
%#
%#
&48A.$
%#
%#
&48A.$
%#
%#
%#
%#
%#
%#
%#
%#
%#
%#
%#
%#
%#
%&3
%&3
%&3
%&3
%&3
%&3
%&3
%&3
%:%5
%:%5
%:9'
%:9'
%:4#5
%:4#5
%&3
%&3
%&3
%&3
%&3
%&3
%:%#5
%:%#5
%&5
%&5
%&5
%&5
%&3
%&3
%&3
%&3
%&3
%&3
%&3
%&3
%#
%#
%#
%#
%&3
%&3
%&3
%&3
%:%5
%&5
%&5
%&3
%&3
%&3
%&3
%&3
%&3
%&/
%&/
%&3
%#
%#
%#
%#
%#
%#
%&3
%&3
%&3
%&3
%&/
%1&6
%1&6
%$#
%$#
%%-'
%%-'
%&3
%&3
%&3
%&3
%&3
%&3
%&3
%&3
%&3
%&3
%&3
%$#
%$#
%$#
%$#
%&/
%&/
%&/
'8553
$8553
*8553
#8553
*8553
,855&.
&8553
(8553
#0%
)8&&3
.0%
40%
40%
-%-
,%-
40%
'0%
#8&&3
%8&&3
)8&&3
%8&&3
,8&&.
,8&&
/8&&
#8&&
48&&
'8&&
%8&&3
)8&&3
)8&&3
'8&&3
%8&&3
(8553
2855
,855
$8553
#855
,84'(
-%-'
0855
'855
&8553
&'.#;$7(('4%*
&0
#0
#0
#0
7&/$
.&/(
7&35#
#/
#/
#0
#/
#2
#/
$#.
$#.
#2
#4
#2
#2
%5.
.&35'
&3$
.&35(
&3$
&3&
&3%
&3%
&3&
&3&
&3&
7&35$
4#5-
&3)
&3)
%#5.
&3(
&3*
&3*
&3*
&3*
&3(
1&6-
9'-
&&4A%*A+(
2'#-52TQ
HQT.KPG%QTUUKPI
&&4
&&4
&3
+V U2KPEJCPIG
&3
&3
&3
&3
&3
&3
&3
&3
&3
&3
&3
&3
&3
&3
&3
%&3
%&3
%&3
%&3
%&3
%&3
%&3
%&3
%&3
%&3
%&3
%&3
2TQ
2TQ
%&3
%&3
%&3
%&3
&&4%*
'.2+&#
DMP-BD30PP/PL
DDR2_CH1_16 Section
(Digital P.C.B. (8/9))
Schematic Diagram (D1)
1/4
N
M
L
K
J
I
H
G
S4.9. DDR2_CH1_16 (D1) Schematic Diagram
S-40
Содержание DMP-BD30PP
Страница 5: ...5 3 Specifications ...
Страница 22: ...S 7 ...