HY57V641620HG
FUNCTIONAL BLOCK DIAGRAM
1Mbit x 4banks x 16 I/O Synchronous DRAM
X decoders
State Machine
A0
A1
A11
BA0
BA1
Address buffers
Address
Registers
Mode Registers
Row
Pre
Decoders
Column
Pre
Decoders
Column Add
Counter
Row active
Column
Active
Burst
Counter
Data Out Control
CAS Latency
Internal Row
counter
DQ0
DQ1
DQ14
DQ15
refresh
Self refresh logic
& timer
Pipe Line Control
I/O Buffer & Logic
Bank Select
Sense AMP & I/O Gate
CLK
CKE
CS
RAS
CAS
WE
UDQM
LDQM
1Mx16 Bank 3
X decoders
X decoders
Memory
Cell
Array
Y decoders
X decoders
1Mx16 Bank 0
1Mx16 Bank 1
1Mx16 Bank 2
18
Содержание DT9904S
Страница 1: ...SERVICE MANUAL DT9904S...
Страница 4: ...3 7 9 2...
Страница 12: ...7 MPEG BOARD CHECK WAVEFORM 7 1 27MHz WAVEFORM DIAGRAM 7 2 IC5L0380R PIN 2 WAVEFORM DIAGRAM 10...
Страница 29: ...FRONT SCHEMATIC DIAGRAM 27...
Страница 31: ...POWER BOARD SCHEMATIC DIAGRAM 29...
Страница 33: ...OK SCHEMATIC DIAGRAM 31...
Страница 35: ...OUTPUT BOARD SCHEMATIC DIAGRAM 33...
Страница 40: ...MIAN SCHEMATIC DIAGRAM 38...
Страница 47: ...11 APPENDIX AM FM Tuner Specificadtion 45...
Страница 48: ...46...
Страница 49: ...47...
Страница 50: ...48...
Страница 51: ...49...
Страница 52: ...50...
Страница 53: ...51...
Страница 54: ...52...
Страница 55: ...53...
Страница 56: ...54...
Страница 57: ...55...
Страница 58: ...56...
Страница 59: ...57...
Страница 60: ...58...
Страница 61: ...59...
Страница 62: ...60...
Страница 63: ...61...
Страница 64: ...62...
Страница 65: ...63...
Страница 66: ...64...
Страница 67: ...65...
Страница 68: ...66...
Страница 69: ...67...