73
MS-7309
Gehäusekontaktanschluss: JCi
dieser anschluss wird mit einem kontaktschalter verbunden. Wird das Gehäuse
geöffnet, wird der Schalter geschlossen und das System zeichnet dies auf und gibt
auf dem Bildschirm eine Warnung aus. um die Warnmeldung zu löschen, muss
das BioS aufgerufen und die aufzeichnung gelöscht werden.
1.CIN
TRU
2.Gro
und
Parallele Schnittstelle: JLPt
die folgende Stiftleiste unterstützt den Betrieb von endgeräten (Parallele Schnitt-
stelle) über ein optional erhältliches Bracket. der anschluss (Parallel Port) un-
terstützt die Betriebsmodi ePP (enhanced Parallel Port) und eCP (extended
Capabilities Port).
10.G
roun
d
14.G
roun
d
8.LP
T_S
LIN#
12.G
roun
d
6.PIN
IT#
4.ER
R#
2.AF
D#
24.G
roun
d
22.G
roun
d
26.N
o Pin
20.G
roun
d
18.G
roun
d
16.G
roun
d
1.RS
TB#
3.PR
ND0
5.PR
ND1
7.PR
ND2
9.PR
ND3
11.P
RND
4
13.P
RND
5
15.P
RND
6
17.P
RND
7
19.A
CK#
21.B
USY
23.P
E
25.S
LCT
Frontpanel anschlüsse: JFP, JFP2
die anschlüsse für das Frontpanel dienen zum anschluss der Schalter und Leds
des Frontpaneels. JFP erfüllt die anforderungen des intel® Front Panel i/o Con-
nectivity design Guide.
1.+
3.-
10.N
o Pin
5.-
Rese
t Sw
itch
HDD
LED
Pow
er Sw
itch
Pow
er LE
D
7.+
9.Re
serve
d
8.-
6.+
4.-
2.+
JFP
1.Gro
und
3.Su
spen
d LE
D
5.Po
wer L
ED
7.No
Pin
8.+
6.-
4.+
2.-
Buzz
er
Spea
ker
JFP2
Содержание K9N6PGM2-V2 - Motherboard - Micro ATX
Страница 44: ...44 Load Optimized Defaults 최적 기본값 로드 메인보드 안정적인 성능을 위해 메인보드 제조업체가 제공한 기본값을 로드할 수 있습니다 ...
Страница 116: ...116 载入优化设置缺省值 您可以载入主板厂商为稳定性能提供的缺省值 ...
Страница 134: ...134 載入最佳預設值 您可載入本項由主機板廠商為讓主機板達到穩定效能所設之預設值 ...
Страница 152: ...152 Load Optimized Defaults 最適のデフォルト値をロードする BIOSの設定値を工場出荷時の状態に戻します 安定性とパフォーマンスのバラ ンスの取れた初期設定値です ...