2 - 6
GRUNDIG Service
Beschreibungen / Descriptions
GV 54…, GV 56 …, SE 5106…
2.1.6 VPS-Programmabfrage
Der Hauptrechner schaltet bei mehr als einer vorprogrammierten VPS-
Sendung in einen Abfrage-Modus. Dazu stimmt er in einem bestimm-
ten Zyklus den Tuner kurzzeitig auf die entsprechenden Sender ab.
Der IC7950 (Schaltungsteil VPS/PDC) liest die aktuellen VPS-Daten
aus und überträgt sie über den I
2
C-Bus zum Hauptrechner. Damit ist
gewährleistet, daß der Hauptrechner auch von den Sendeanstalten
vorgezogene Beiträge erkennt und den Videorecorder entsprechend
steuert.
2.1.7 Uhr-RAM und EEPROM
Der IC7265 erzeugt mit dem 32,768kHz-Quarz den Uhrtakt. Aus
diesem wird im IC7265 Uhrzeit und Datum generiert und über den I
2
C-
Bus dem Hauptrechner IC7300 zugeführt. Das im IC7265 befindliche
16Byte-RAM wird zur Hälfte von der Uhr benötigt, so daß noch ein
freier Speicherplatz von 8Byte verfügbar ist. Dieser ist belegt mit z.B.
Sync. Zähler, Bandzähler und Flags.
Bei fehlender Versorgungsspannung (Netzausfall, gezogener Netz-
stecker) gewährleistet eine Lithium-Batterie den Datenerhalt.
Im EEPROM IC7270 (je nach Geräteausführung 8kBit oder 16kBit)
sind folgende Daten/Codes gespeichert: Timer-Daten, Titel, Sender-
kanäle, Senderkürzel, ShowView-Leitzahlen, Kindersicherungscode,
usw. Die Datenübertragung erfolgt über den I
2
C-Bus.
2.1.6 VPS Programme Scanning
The central processing unit takes up a scanning mode if two and more
VPS transmissions have been preprogrammed. For this, the computer
tunes the tuner for a short time at certain intervals to the respective TV
stations. The IC7950 (VPS/PDC circuit stage) reads out the current
VPS data and transfers it on the I
2
C-bus to the central processing unit.
This is to ensure that the sequence control computer detects also
programmes which are broadcasted at an earlier time than originally
planned, and that the video recorder is controlled accordingly.
2.1.7 Clock RAM and EEPROM
The clock pulse is generated in IC7265 with the 32.768kHz crystal
oscillator. From this pulse, the IC7265 generates the time and date
which are then supplied on the I
2
C-bus to the central processing unit
IC7300. Half of the storage capacity of the 16Byte-RAM integrated in
IC7265 is used for storing the clock data.The remaining 8Byte storage
capacity is used for example for the sync counter, tape counter and
flags.
A lithium battery ensures that the data is held in the case of an
interruption of the power supply (mains failure, disconnected mains
plug).
The EEPROM IC7270 (8kBit or 16kBit depending on the VCR version)
holds the following data/codes: timer data, titles, station channels,
abbreviated station names, ShowView code numbers, programme
lock etc.. The data is transferred via the I
2
C-bus.
2.2 Chassisplatte – Empfangseinheit (FE)
Die Empfangseinheit hat die Aufgabe, das vom Tuner kommende
Signal zu verstärken und zu demodulieren. Es entstehen dabei das
FBAS-Signal sowie die NF-Signale:
– Mono:
IC7520-(10)
– Stereo:
Links: IC7570-(12); Rechts: IC7570-(11)
– Zweiton: Ton 1: IC7570-(12); Ton 2: IC7570-(11)
Vom Tuner kommt das ZF-Signal an das Oberflächenwellenfilter
F1027. Hier erfolgt die Bild-/Ton-Signaltrennung.
Bildverarbeitung
Über IC7520-(1/2) wird die Bild-ZF eingespeist. Es folgt ein regelbarer
Breitbandverstärker, Synchrondemodulator mit aktiver Träger-
regenerierung (PLL), ein Videoverstärker, sowie die Regel-
spannungserzeugung für den Tuner. Von IC7520-(18) gelangt das
FBAS-Signal über R3536 oder den Ton-Trap F1045 an IC7520-(19).
Über eine Bufferstufe, IC7520-(8) und eine Stufe zur Chromaanhe-
bung (T7610 / T7620) leitet man das FBAS-Signal zum "IN/OUT"-
Schaltungsteil.
Tonverarbeitung
Das Ton-ZF-Signal gelangt nach der Bild-/Ton-Signaltrennung im
Oberflächenwellenfilter F1027 zum IC7520-(27/28). Anschließend
führt man dieses über einen regelbaren Verstärker zum Umsetzer. In
diesem erfolgt die Umsetzung auf 5,5MHz / 5,742MHz. Das 5,5MHz-
Signal gelangt von IC7520-(17) über das Filter F1033 zu IC7520-(15).
Das 5,742MHz-Signal wird von IC7520-(20) über das Filter F1040 dem
IC7520-(14) zugeführt. Beide Signale durchlaufen anschließend je
einen Synchrondemodulator mit nachfolgendem Verstärker und ge-
langen über IC7520-(10/11) zum Stereodecoder, IC7570-(7/8).
Mono-Ton
Bei Monosendungen ist nur an IC7520-(10) ein Signal vorhanden. Die
Auswerteschaltung im Decoder IC7570 erkennt den MONO-Status und
teilt dies über den I
2
C-Bus (Pins 1 / 20) dem Hauptrechner IC7300 mit.
Von ihm werden über den I
2
C-Bus die Ausgangswahlschalter im IC7570
auf MONO gesetzt und das Ton-Signal auf die Ausgänge, Pins 12 / 11,
geschaltet. Von hier gelangt es für die FM-Aufzeichnung zum Audio-
Schaltungsteil. Für die Längsspuraufzeichnung führt man das Tonsig-
nal von IC7520-(10) dem Audio-Schaltungsteil (Standardton) zu.
Stereo-Ton
Bei Stereosendungen steht an IC7520-(10) das Summensignal
L + R
2
und an Pin 11 das R-Signal mit Pilotton (mit 117Hz amplitudenmodu-
liert). Über den Pilotkreis (C2584 / L5582) und Pin 5 des IC7570 gelangt
das Pilotsignal zur Auswerteschaltung. In dieser Schaltung erkennt der
Decoder anhand des 117Hz-Signals den Stereo-Status und teilt dies
über den I
2
C-Bus dem Hauptrechner mit. Dieser steuert über den I
2
C-
Bus die Matrix im IC7570 so, daß aus den Signalen
L + R
2
und R die
Stereosignale L und R entstehen und setzt den Ausgangswahlschalter
auf "Stereo". An den Pins 12 (Links) und 11 (Rechts) werden die Signale
ausgekoppelt und dem Audio-Schaltungsteil zugeführt.
2.2 Family Board – Frontend (FE)
The frontend has the task of amplifying and demodulating the signal
coming in from the Tuner Module. It produces the CCVS signal and the
following AF signals:
– Mono sound:
IC7520-(10)
– Stereo sound:
Left: IC7570-(12); Right: IC7570-(11)
– Two channel sound: Sound 1: IC7570-(12); Sound 2: IC7570-(11)
The IF signal from the tuner is fed to the surface wave filter F1027 in
which the video and audio signals are separated from each other.
Video Processing
The video IF is fed in on IC7520-(1/2). The signal passes through a gain
controlled wideband amplifier, a synchronous demodulator with active
carrier regeneration (PLL), a video amplifier and also a gain control
voltage generation stage for the tuner. From IC7520-(18) the CCVS
signal is fed through R3536 or the sound trap F1045 to IC7520-(19).
Via a buffer stage, IC7520-(8) and a stage for lifting the chroma signal
(T7610 / T7620) the CCVS signal is taken to the IN/OUT circuit section.
Sound Processing
The sound-IF signal resulting from video/sound signal separation in
the surface wave filter F1027 is passed to IC7520-(27/28). Subse-
quently, this signal is taken via a gaincontrolled amplifier to the
converter in which the signal is converted to 5.5MHz / 5.742MHz. The
5.5MHz signal is taken from the IC7520-(17) via the filter F1033 to
IC7520-(15). The 5.742MHz signal from IC7520-(17) passes the filter
F1040 and is applied to IC7520-(14). Each of the two signals then
passes through a synchronous demodulator followed by an amplifier
and, via IC7520-(10/11), are carried to the stereo decoder IC7570-(7/8).
Mono Sound
On Mono broadcasts only a signal is present only at IC7520-(10). The
evaluation circuit in the decoder IC7570 identifies the MONO status
and advises the central processing unit IC7300 via the I
2
C bus (pins 1 /
20). Via the I
2
C bus, the central processing unit sets the output
selection switches in IC7570 to MONO and the sound signal is
connected to the output pins 12 / 11. From there, the signal is taken to
the Audio circuit section for FM recording. For longitudinal track
recording, the sound signal is fed from IC7520-(10) to the Audio circuit
section (Standard Sound).
Stereo Sound
On Stereo broadcasts the sum signal
L + R
2
is present on IC7520-(10)
and the R-signal with pilot tone (117Hz amplitude modulated) is
present on pin 11. Via the pilot circuit (C2584 / L5582) and pin 5 of
IC7570 the pilot signal is fed to the evaluation circuit. In this circuit the
decoder identifies the stereo status from the presence of the 117Hz
signal and advises the central processing unit via the I
2
C bus. The
central unit controls the matrix in IC7570 via the I
2
C bus so that from
the signals
L + R
2
and R, the Stereo signals L and R are obtained. It also
sets the output selection switch to "Stereo". On pins 12 (L) and 11 (R)
the signals are fed out and applied to the Audio circuit section.