130
DIGITAL VIDEO SIGINAL LINE
DV3.3V
ABT_TDI
D2_DQ1
D2_DQ17 V11
INPUTY[7]
INPUTCR[1]
D2_DQ23
D2_DQ21
VOUTCR[9]
DV1.8V
DV1.8V
AIN_SD2
OP
EN
C2
27
8
ABT_TCK
DGND
DGND
VOUTCR[5]
DGND
DV3.3V
DGND
D2_DQS2
D2_DQ19
D2_DQ15
D2_DQ26 V10
INPUTCR[3]
D2_DQ29 W10
DV3.3V
DV3.3V
ABT_TDI B4
INPUTCR[5]
D7
IPSDA
D2_DQ22
VOUTCR[10]
V2
DGND
D2_A11.
MDLHSYNC V4
D2_DQ16 W13
D2_DQS_N1 J17
INPUTCR[1]
C8
4.7
K
R2
25
5
TRSTN
ABTS_RX
D2_DQS_N1
KRC104S
Q2201
DGND
D2_DQ16
INPUTVCLK
A16
INPUTY[2]
D11
OP
EN
R2
27
0
AVDD_1A
D2_DQ26
VOUTCR[4]
INPUTCR[0]
A8
LOOP_IN0 F18
D2_DQ27
INPUTY[4]
DV3.3V
INPUTCR[7]
C6
VSYNCDELAY
OP
EN
R2
26
0
AOUT_SD1
DGND
D2_DQ10
DGND
D2_DQ11 J20
DGND
DDS_UPD
INPUTY[9]
D9
LOOP_OUT1 V6
D2_A5.
D2_DQS3 V8
C2
25
5
0.1
/10
AVDD2_3.3
V5
D2_DQ18
INPUTCB[2]
A13
R2273
OPEN
INPUTCB[1]
B14
INPUTVSN
D2_A3.
INPUTCB[9]
A11
D2_DQ31 Y9
4.7
K
R2
25
0
DV1.8V
DV1.8V
INPUTCB[9]
D2_DQ6
D2_DQ9 K17
D2_RAS_N.
INPUTCR[6]
DGND
D2_A6.
DGND
OP
EN
R2
26
2
AIN_SD3
OP
EN
R2
25
7
AOUT_SD2 C1
DGND
D2_DQS0 M17
DGND
D2_DQ11
TRISYNC
INPUTY[2]
DGND
RESETN.
LOOP_IN1 U6
BPSYNC
INPUTCB[2]
INPUTY[6]
OP
EN
R2
24
9
INPUTCB[8]
D12
0.1
/10
C2
27
9
INPUTY[4]
C10
INPUTY[1]
C11
4.7
K
R2
26
9
INPUTCB[1]
D2_A10.
DGND
D2_DQS_N2
DV1.0V
D2_DQ23
DGND
AIN_SD1 C4
D2_DQS_N3 U9
DGND
D2_DQ7 M20
SYSCLK_XI
DGND
D2_DQ10
ABTS_TX
DV1.8V
DGND
INVOUTCLK
DV3.3V
DGND
DV1.0V
D2_DQ2
DV1.0V
DGND
D2_A7.
INPUTY[8]
DGND
OPEN
R2275
DV3.3V
D2_DQ12 H20
DGND
LOOP_OUT0 F19
D2_DQ0
LOOP_OUT0
DGND
SYSCLK_XI E19
DGND
DDS_CLK B18
DDRRES F17
OP
EN
R2
23
9
D2_DQ17
DV1.0V
OP
EN
R2
26
8
D2_DQ13
DGND
VOUTCR[10]
DV1.0V
DGND
D2_DQ30
1
A
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
B
C
D
E
F
G
H
K
L
M
N
P
R
T
U
V
W
Y
J
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
W
Y
ABT2015BG316
U2200
A1
1
A2
2
A3
3
A4
4
A5
5
A6
6
A7
7
A8
8
A9
9
A10
10
A11
11
A12
12
A13
13
A14
14
A15
15
A16
16
A17
17
A18
18
A19
19
A20
20
B1
21
B2
22
B3
23
B4
24
B5
25
B6
26
B7
27
B8
28
B9
29
B10
30
B11
31
B12
32
B13
33
B14
34
B15
35
B16
36
B17
37
B18
38
B19
39
B20
40
C1
41
C2
42
C3
43
C4
44
C5
45
C6
46
C7
47
C8
48
C9
49
C10
50
C11
51
C12
52
C13
53
C14
54
C15
55
C16
56
C17
57
C18
58
C19
59
C20
60
D1
61
D2
62
D3
63
D4
64
D5
65
D6
66
D7
67
D8
68
D9
69
D10
70
D11
71
D12
72
D13
73
D14
74
D15
75
D16
76
D17
77
D18
78
D19
79
D20
80
E1
81
E2
82
E3
83
E4
84
E5
85
E6
86
E7
87
E8
88
E9
89
E10
90
E11
91
E12
92
E13
93
E14
94
E15
95
E16
96
E17
97
E18
98
E19
99
E20
100
F1
101
F2
102
F3
103
F4
104
F5
105
F16
116
F17
117
F18
118
F19
119
F20
120
G1
121
G2
122
G3
123
G4
124
G5
125
G16
136
G17
137
G18
138
G19
139
G20
140
H1
141
H2
142
H3
143
H4
144
H5
145
H16
156
H17
157
H18
158
H19
159
H20
160
J1
161
J2
162
J3
163
J4
164
J5
165
J9
169
J10
170
J11
171
J12
172
J16
176
J17
177
J18
178
J19
179
J20
180
K1
181
K2
182
K3
183
K4
184
K5
185
K9
189
K10
190
K11
191
K12
192
K16
196
K17
197
K18
198
K19
199
K20
200
L1
201
L2
202
L3
203
L4
204
L5
205
L9
209
L10
210
L11
211
L12
212
L16
216
L17
217
L18
218
L19
219
L20
220
M1
221
M2
222
M3
223
M4
224
M5
225
M9
229
M10
230
M11
231
M12
232
M16
236
M17
237
M18
238
M19
239
M20
240
N1
241
N2
242
N3
243
N4
244
N5
245
N16
256
N17
257
N18
258
N19
259
N20
260
P1
261
P2
262
P3
263
P4
264
P5
265
P16
276
P17
277
P18
278
P19
279
P20
280
R1
281
R2
282
R3
283
R4
284
R5
285
R16
296
R17
297
R18
298
R19
299
R20
300
T1
301
T2
302
T3
303
T4
304
T5
305
T6
306
T7
307
T8
308
T9
309
T10
310
T11
311
T12
312
T13
313
T14
314
T15
315
T16
316
T17
317
T18
318
T19
319
T20
320
U1
321
U2
322
U3
323
U4
324
U5
325
U6
326
U7
327
U8
328
U9
329
U10
330
U11
331
U12
332
U13
333
U14
334
U15
335
U16
336
U17
337
U18
338
U19
339
U20
340
V1
341
V2
342
V3
343
V4
344
V5
345
V6
346
V7
347
V8
348
V9
349
V10
350
V11
351
V12
352
V13
353
V14
354
V15
355
V16
356
V17
357
V18
358
V19
359
V20
360
W1
361
W2
362
W3
363
W4
364
W5
365
W6
366
W7
367
W8
368
W9
369
W10
370
W11
371
W12
372
W13
373
W14
374
W15
375
W16
376
W17
377
W18
378
W19
379
W20
380
Y1
381
Y2
382
Y3
383
Y4
384
Y5
385
Y6
386
Y7
387
Y8
388
Y9
389
Y10
390
Y11
391
Y12
392
Y13
393
Y14
394
Y15
395
Y16
396
Y17
397
Y18
398
Y19
399
Y20
400
D2_DQ31
DGND
D2_CLK1.
DGND
R2236
OPEN
D2_DQ28 Y8
INVOUTCLK D14
D2_DQ24 W9
OP
EN
C2
27
6
DGND
DGND
D2_DQ2 L20
4.7
K
R2
26
7
DV3.3V
INPUTDE
D2_DQ7
VOUTDE
AOUT_SCLK F4
DV3.3V
DGND
DGND
DV1.0V
D2_DQ19
DV1.8V
D2_BA0.
INPUTCR[2]
DGND
INPUTCB[6]
DGND
INPUTY[3]
ABTS_CS_N D18
D2_A12.
AIN_SD3 A2
INPUTCR[9]
B5
AOUT_SD0
D2_DQ29
DGND
D2_DQ2
D2_DQ6
4.7
K
R2
23
8
ABTS_RX C19
D2_DQ28
DV3.3V
VOUTCR[7]
D2_DQS2 W12
INPUTY[3]
A10
TRSTN C5
DDS_DATA A19
D2_DQ29
INPUTHSN
D2_DQ25 W7
INPUTY[6]
A9
INPUTCR[4]
B7
DV1.0V
D2_DQ15 H19
IRQ_N C17
VOUTCR[11]
W1
D2_DQ6 P19
AOUT_WS D1
DDS_DATA
LOOP_IN1
D2_DQ30 Y6
D2_DQ23 Y13
D2_DQ9
INPUTCB[0]
DGND
D2_DQ25
D2_DQ22 W11
DGND
D2_DQS_N3
DV3.3V
DV1.8V
D2_CS_N.
AIN_SCLK E4
VOUTRPAD
IPSCL
D2_DQ3
DV1.8V
VCC_X
INPUTCR[8]
INPUTVCLK
DGND
INPUTCB[7]
C12
DV1.8V
D2_DQS0
4.7
K
R2
23
4
DDS_UPD A18
VOUTCR[1]
DV3.3V
D2_DQS1 J18
DV1.8V
DGND
VOUTCR[9]
V1
INPUTVSN
C15
D2_DQ18 V14
DGND
D2_DQ30
D2_BA2.
D2_CLK0.
INPUTY[0]
C2288
8P
D2_DQ16
D2_DQ12
D2_DQS_N0 N17
D2_DQ14
4.7
K
R2
27
1
DGND
INPUTCR[8]
A5
D2_DQ21 Y14
DGND
VOUTCR[0]
R1
DV1.8V
D2_DQ7
DV1.0V
D2_DQ0 M19
D2_DQ11
DV3.3V
INPUTCB[5]
D13
D2_DQ4
DV1.0V
DV1.0V
D2_DQS3
D2_DQ3
D2_DQ3 N19
DGND
AOUT_SD3 E3
DGND
VSYNCDELAY Y4
AVDD_1B
AVDD1_3.3
D2_DQ24
IPSDA D16
INPUTY[9]
LOOP_IN0
ABTS_CLK
D2_DQ19 U13
D2_DQ20
D2_DQ5
INPUTCB[5]
VOUTCR[4]
T1
D2_DQ18
R2235
OPEN
VOUTCR[2]
R3
D2_DQ24
DDRRES
D2_DQ14
AIN_SD0 D5
INPUTY[5]
D10
D2_DQ28
D2_DQ22
AOUT_SD3
D2_DQ26
BPSYNC Y3
D2_DQS_N0
4.7
K
R2
26
1
ABT_TDO
D2_A4.
D2_DQ13
INPUTCB[7]
OP
EN
R2
26
6
OP
EN
C2
27
7
DGND
ABTS_TX C20
DGND
C2
25
6
0.1
/10
DGND
D2_DQ5
D2_DQS1
INPUTCB[4]
DV1.8V
INPUTY[7]
B9
D2_A9.
VOUTRPAD Y2
DV3.3V
D2_CKE.
DV3.3V
DGND
INPUTCR[7]
RESETN. E17
INPUTCB[3]
VOUTCR[1]
R2
DGND
DGND
VOUTCR[8]
U3
DGND
D2_DQ5 L18
DV1.0V
DGND
INPUTCB[6]
A12
D2_CLKN0.
D2_DQ1 R20
AIN_SD1
DGND
INPUTY[5]
VOUTCR[3]
MDLHSYNC
VOUTHS
VOUTCR[6]
T4
D2_A2.
D2_DQ15
IRQ_N
D2_DQ1
VOUTCR[6]
AIN_SD2 B3
D2_DQ10 G20
AOUT_SCLK
D2_DQ27
D2_A8.
INPUTCR[9]
D2_DQ8 H17
D2_DQ20 Y12
DGND
D2_DQ13 G18
LOOP_OUT1
ABT_TDO A3
INPUTY[8]
C9
DGND
DGND
DGND
4.7
K
R2
26
3
AIN_WS
4.7
K
R2
23
3
OPEN
R2265
AOUT_SD1 B1
ABT_TCK A4
D2_DQ31
D2_DQ25
D2_A1.
D2_DQS_N2 V12
VOUTCR[8]
R2259
1M
VOUTCR[11]
INPUTCB[4]
C13
D2_DQ20
DGND
DV3.3V
INPUTCR[3]
A7
4.7
K
R2
25
8
TRISYNC W3
MDLTSYNC U5
D2_DQ0
DV3.3V
D2_DQ17
DGND
INPUTCR[2]
D8
AIN_SD0
DV1.8V
VOUTVS
D2_DQ21
D2_DQ12
DV3.3V
INPUTCB[3]
B13
D2_ODT.
DV3.3V
AVDD1_3.3
E20
INPUTY[0]
B11
INPUTHSN
B16
INPUTCR[6]
A6
DGND
DGND
D2_DQ9
ABT_TMS D6
AOUT_SD2
DV1.0V
D2_DQ27 U8
OP
EN
R2
24
3
D2_A0.
OP
EN
R2
24
0
D2_CLK1N1.
VCC_X
D17
DV3.3V
ABT_TMS
D2_DQ8
VOUTCR[7]
U1
VOUTCR[3]
R4
VOUTCR[2]
D2_WE_N.
DGND
DGND
IPSCL B20
INPUTCB[0]
A14
AOUT_SD0 C2
ABTS_CS_N
INPUTCB[8]
DGND
OP
EN
R2
24
8
DDS_CLK
DGND
D2_CAS_N.
INPUTCR[5]
VOUTCR[0]
OP
EN
R2
24
2
4.7
K
R2
24
4
R2272
OPEN
AVDD2_3.3
AOUT_WS
INPUTCR[0]
DGND
MDLTSYNC
VOUTCR[5]
T3
INPUTCR[4]
DV1.0V
DGND
SYSCLK_XO E18
ABTS_CLK D20
VOUTCLK1
D2_DQ8
INPUTDE
A15
INPUTY[1]
DV3.3V
4.7
K
R2
23
7
D2_DQ4
D2_BA1.
DGND
DGND
4.7
K
R2
24
1
AIN_SCLK
D2_DQ14 K18
DGND
DV3.3V
AIN_WS D3
SYSCLK_XO
VOUTCLK0
DGND
D2_DQ4 N20
C2287
8P
DGND
DGND
DGND
DGND
DGND
DGND
C2
25
4
0.1
/10
C2
25
7
0.1
/10
C2
25
8
0.1
/10
C2
25
9
0.1
/10
OP
EN
C2
22
5
OP
EN
C2
22
3
OP
EN
C2
20
7
OP
EN
C2
20
9
OP
EN
C2
21
7
OP
EN
C2
21
5
OP
EN
C2
20
2
OP
EN
C2
20
3
0.1
/10
C2
21
8
0.1
/10
C2
20
4
0.1
/1
0
C2
22
2
0.1
/10
C2
21
0
0.1
/10
C2
20
8
OP
EN
C2
22
8
0.1
/10
C2
21
4
OP
EN
C2
22
9
0.1
/10
C2
21
6
0.1
/10
C2
21
2
0.1
/10
C2
20
6
0.1
/10
C2
22
4
OP
EN
C2
22
6
0.1
/10
C2
22
0
OP
EN
C2
23
4
OP
EN
C2
23
1
OP
EN
C2
23
3
OP
EN
C2
23
2
OP
EN
C2
23
5
OP
EN
C2
23
6
OP
EN
C2
23
0
OPEN
N2200
1
2
3
4
5
N2201
OPEN
1
2
3
4
5
6
7
8
9
10
1K
R2
22
9
1K
R2
22
7
1K
R2
22
8
1K
R2
22
6
D2_DQS2
D2_DQS0
D2_DQS_N0
D2_DQS3
D2_DQS1
D2_DQS_N2
D2_DQS_N3
D2_DQS_N1
DGND
VREF_0P9V_0
VREF_0P9V_1
INPUTY[1]
INPUTY[4]
INPUTCB[0]
INPUTY[6]
INPUTCB[4]
INPUTY[7]
INPUTCB[3]
INPUTY[5]
INPUTCB[2]
INPUTY[0]
INPUTCB[6]
INPUTCB[7]
INPUTCB[8]
INPUTCB[5]
INPUTCB[9]
INPUTY[8]
INPUTY[9]
INPUTCB[1]
INPUTY[2]
INPUTY[3]
INPUTVSN
INPUTDE
INPUTVCLK
INPUTHSN
ABT_RST
DGND
IPOG0
IPOG2
IPOG1
IPOVSYNC
IPOPCK
IPOHSYNC
IPODE
DGND
R2264
0
5P
C2
20
0
VOUTCLK1
J1
OPEN
R2214
VR
EF
_0
P9
V_
1
VR
EF
_0
P9
V_
0
R2223
10K
R2222
10K
SN
74
LV
14
AP
W
U2
20
1
1
1A
2
1Y
3
2A
4
2Y
5
3A
6
3Y
7
GN
D
8
4Y
9
4A
10
5Y
11
5A
12
6Y
13
6A
14
VC
C
0.1
/10
C2
26
6
4.7K
R2231
22
0
R2
25
6
OPEN
R2232
D2_CLK1. Y15
D2_CLK_N1
D2_A2. V15
D2_A4. U15
D2_RAS_N
D2_ODT. V16
R2287
0
D2_A3. Y17
D2_CLK0. R19
D2_ODT
D2_CLKN0. T20
D2_A12
D2_CLK1
D2_BA1. W20
R2281
33x4
1
2
3
4
5
6
7
8
D2_A0. Y16
D2_A6
D2_A2
D2_A5
D2_BA1
D2_A10
D2_BA0. V19
D2_A0
D2_CLK_N0
D2_A3
D2_BA0
D2_RAS_N. U20
D2_A5. W16
D2_A7. W18
D2_A12. U19
D2_A6. Y18
D2_A1. U14
R2284
0
D2_CLK0
33x4
R2278
1
2
3
4
5
6
7
8
D2_A10. Y19
D2_BA2. V20
D2_A7
D2_CLK1N1. W15
R2283
33x4
1
2
3
4
5
6
7
8
D2_BA2
33x4
R2282
1
2
3
4
5
6
7
8
R2285
0
D2_A1
R2286
0
D2_A4
HSCL
HSDA
ABTS_RX
ABTS_CS_N
ABTS_CLK
FIAO_RXD
ABTS_CS_N
D18
ABTS_RX
C19
ABTS_TX
C20
ABTS_CLK
D20
22uH
L2200
OPEN.
L2201
OPEN.
L2202
4.7
/6.
3
C2
20
1
4.7
/6.
3
C2
23
7
OP
EN
C2
26
4
DV3.3V
DV1.8V
DV1.0V
OPEN
R2225
DV1.8V
DIGITAL_UNIT
8U-310051(7/21)
R2
20
8
OP
EN
R2
21
0
OP
EN
R2
21
2
OP
EN
R2
21
1
4.7
K
R2
20
9
4.7
K
R2
21
3
4.7
K
AVDD_1C
33
R2201
IPSCL
IPSDA
OP
EN
C2
20
5
OP
EN
C2
21
1
OP
EN
C2
21
9
OP
EN
C2
21
3
0.1
/10
C2
22
7
4.7
/6.
3
C2
22
1
OP
EN
C2
23
8
0.1
/1
0
C2
24
5
OP
EN
C2
25
1
0.1
/1
0
C2
24
4
OP
EN
C2
24
8
OP
EN
C2
24
9
OP
EN
C2
25
2
0.1
/1
0
C2
24
6
OP
EN
C2
25
3
0.1
/1
0
C2
24
1
OP
EN
C2
25
0
0.1
/1
0
C2
24
3
0.1
/1
0
C2
24
7
0.1
/1
0
C2
24
2
OP
EN
C2
24
0
OP
EN
C2
23
9
R2221
10Kx4
1
2
3
4
5
6
7
8
R2215
10Kx4
1
2
3
4
5
6
7
8
R2218
10Kx4
1
2
3
4
5
6
7
8
R2219
10Kx4
1
2
3
4
5
6
7
8
R2220
10Kx4
1
2
3
4
5
6
7
8
IPOG5
IPOG3
IPOB6
IPOG9
IPOG6
IPOG11
IPOB1
IPOB11
IPOB2
IPOB7
IPOB4
IPOB8
IPOG8
IPOG7
IPOB3
IPOB5
IPOG10
IPOB0
IPOB10
IPOG4
IPOB9
R2245
4.7Kx4
1
2
3
4
5
6
7
8
R2246
4.7Kx4
1
2
3
4
5
6
7
8
4.7K
R2247
R2200
33x4
1
2
3
4
5
6
7
8
R2202
33x4
1
2
3
4
5
6
7
8
R2203
33x4
1
2
3
4
5
6
7
8
R2204
33x4
1
2
3
4
5
6
7
8
R2205
33x4
1
2
3
4
5
6
7
8
R2206
33x4
1
2
3
4
5
6
7
8
R2207
33x4
1
2
3
4
5
6
7
8
VOUTDE
F3
VOUTHS
F2
VOUTCLK0
K1
VOUTVS
E1
VOUTCB[8]
J4
VOUTCB[2]
G3
VOUTY[10]
P2
VOUTY[4]
M2
VOUTCB[3]
G4
VOUTY[3]
M1
VOUTCB[9]
K2
VOUTCB[6]
H4
VOUTY[1]
L3
VOUTCB[10]
K3
VOUTY[6]
N1
VOUTY[0]
L1
VOUTY[8]
N4
VOUTY[9]
P1
VOUTCB[4]
H1
VOUTY[2]
L4
VOUTCB[1]
G1
VOUTCB[5]
H2
VOUTY[11]
P4
VOUTCB[0]
F1
VOUTCB[11]
K4
VOUTCB[7]
J3
VOUTY[5]
M4
VOUTY[7]
N3
VOUTY[2]
VOUTY[11]
VOUTY[1]
VOUTY[0]
VOUTY[6]
VOUTY[7]
VOUTY[9]
VOUTY[4]
VOUTY[5]
VOUTY[3]
VOUTY[8]
VOUTY[10]
VOUTCB[4] VOUTCB[5]
VOUTCB[8]
VOUTCB[3]
VOUTCB[0]
VOUTCB[7]
VOUTCB[6]
VOUTCB[2]
VOUTCB[9] VOUTCB[10]
VOUTCB[1]
VOUTCB[11]
D
6
G
2
S
1
Q2200
HN1K02FU
D
3
G
5
S
4
AVDD_1C.
OP
EN
C2
26
2
AVDD_1A
C16
4.7
/6.
3
C2
28
3
0.1
/10
C2
27
0
0.1
/1
0
C2
29
0
0.1
/10
C2
26
7
0.1
/10
C2
26
9
OP
EN
C2
28
1
AVDD_1C.
U17
C2
27
1
OP
EN
C2
27
3
OP
EN
0.1
/10
C2
26
8
0.1
/1
0
C2
28
2
OP
EN
C2
26
1
OPEN
R2277
22uH
L2203
22uH
L2204
C2
27
4
OP
EN
DV1.0V
AVDD_1B
A17
OPEN
R2230
C2
27
5
OP
EN
0.1
/10
C2
26
5
4.7
/6.
3
C2
28
0
4.7
/6.
3
C2
28
6
4.7
/6.
3
C2
26
0
OP
EN
C2
28
9
OP
EN
C2
28
4
AVDD_1C
E16
22uH
L2205
C2
27
2
OP
EN
0.1
/1
0
C2
28
5
0.1
/10
C2
26
3
OPEN
R2276
D2_A9
R2279
33x4
1
2
3
4
5
6
7
8
R2280
33x4
1
2
3
4
5
6
7
8
D2_CKE. R17
D2_CAS_N
D2_CAS_N. R18
D2_A11. T17
D2_A8. V17
D2_CKE
D2_A9. U16
D2_A8
D2_WE_N
D2_WE_N. P17
D2_CS_N. T18
D2_CS_N
D2_A11
4.7K
R2251
4.7K
R2252
4.7K
R2253
4.7K
R2254
R2216
10K
R2217
10K
4.7
Kx
4
R2
27
4
1
2
4.7
Kx
4
R2
27
4
3
4
4.7
Kx
4
R2
27
4
5
6
4.7
Kx
4
R2
27
4
7
8
FC
X0
4(2
7M
HZ
)
X2
20
1
1
3
C4
76
0
OP
EN
C4
68
7
OP
EN
C4
70
3
OP
EN
C4
74
2
OP
EN
DV1.8V
C4
73
2
OP
EN
C4
69
7
OP
EN
C4
78
9
OP
EN
C4
76
1
OP
EN
C4
72
5
OP
EN
C4
72
9
OP
EN
C4
69
1
OP
EN
C4
76
6
OP
EN
C4
77
2
OP
EN
C4
78
3
OP
EN
DGND
C4
71
4
OP
EN
C4
74
7
OP
EN
C4
75
2
OP
EN
C4
74
9
OP
EN
C4
75
6
OP
EN
C4
73
7
OP
EN
C4
78
2
OP
EN
C4
74
4
OP
EN
DGND
C4
73
4
OP
EN
DV1.0V
C4
77
8
OP
EN
DV3.3V
C4
70
2
OP
EN
C4
70
8
OP
EN
C4
69
2
OP
EN
C4
77
7
OP
EN
C4
72
1
OP
EN
C4
71
5
OP
EN
C4
77
1
OP
EN
DV5V
DGND
C4
68
6
OP
EN
C4
73
9
OP
EN
C4
78
8
OP
EN
C4
68
5
OP
EN
C4
76
5
OP
EN
DGND
C4
69
6
OP
EN
C4
70
9
OP
EN
AOUT_WS
AOUT_SD0
ABT_RST
ABT_RST
IPSCL
IPSDA
IPSDA
IPSDA
IPSCL
IPSCL
SPI_TX
SPI_CLK
SPI_CSn
TO
O
S
D
P
LD
Trace Length for DDR Loop OUt to In
=DDR CLK DDR DQS Length.
SPI_RX
I/P
DVSSR
AVSSA
AVSSB
TP
GND
TMS
EMU1
TDI
TDO
VCC
EMU0
TCK
GND
TRST
TP
TO
D
D
R
TO
H
D
M
I T
X
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
SCHEMATIC DIAGRAMS (22/37)
10
9
8
6
7
E
D
C
B
A
H
G
F
2
3
4
5
F
G
H
1
A
B
C
D
E
4
5
2
3
M
N
O
I
J
K
L
1
L
K
I
J
M
N
O
7
6
8
9
10
s
Содержание AirPlay AVR-3311CI
Страница 46: ...46 Personal notes Personal notes ...
Страница 150: ...Personal notes Personal notes 150 ...
Страница 157: ...157 R5F3650KNFB HDMI U5500 ...
Страница 164: ...164 IS42S32200E6TL HDMI U1602 IS42S32200E6TL Block diagram ...
Страница 169: ...169 W9864G2IH 6 HDMI U3201 W9864G2IH Publication Release Date Aug 28 2009 4 Revision A03 4 PIN CONFIGURATION ...
Страница 173: ...173 AK4424ET HDMI U3800 U3801 AK4424ET Block Diagram ...
Страница 174: ...174 AK5358BET HDMI U3802 AK5358BET Pin Function ...
Страница 178: ...178 HY27UF081G2A TPCB Block Diagram ...
Страница 187: ...187 NJW1194A AUDIO IC3007 IC3011 BLOCK DIAGRAM ...
Страница 188: ...188 2 FL DISPLAY FLD 19 ST 03GINK FRONT FL601 PIN CONNECTION GRID ASSIGNMENT ...
Страница 189: ...189 ANODE CONNECTION ...
Страница 216: ...216 Personal notes ...