Evaluation Board User Guide
UG-046
Rev. 0 | Page 7 of 32
ROTARY AND DIP SWITCH SETTINGS
08424-014
A
D1
9
74/
A
D
A
U
1
3
2
X
Re
v
-E
E
va
lu
a
ti
o
n
B
o
a
rd
C
onf
ig
u
ra
ti
o
n
:
(*
i
n
d
ic
a
te
s
d
e
fa
u
lt
s
e
tt
in
g
)
1
)
D
IP
S
w
it
c
h
S
2
P
o
s
it
io
n
-8
(SP
D
IF
_R
X
_
T
X
re
s
e
t)
m
u
s
t
b
e
to
g
g
le
d
a
ft
e
r
p
o
w
e
r-
u
p
fo
r
p
ro
p
e
r
o
p
e
ra
ti
o
n
o
f
th
e
S
P
D
IF
re
c
e
iv
er
a
n
d
tr
a
n
s
m
itt
e
r.
2
)
T
he A
D1
9
74
e
v
a
lu
ti
o
n
b
o
a
rd
d
e
fa
u
lt
s
t
h
e
A
D1
9
74
c
o
d
e
c
t
o
s
ta
n
d
a
lo
n
e
m
o
d
e
p
re
v
e
n
ti
n
g
S
P
I/
I
2
C
o
p
e
ra
ti
o
n
. Th
e
J
5
,
J
6
,
J
7
, and
J
8 he
a
d
e
r
ju
m
p
e
rs
c
a
n
b
e
c
h
a
n
g
e
d
f
o
r
S
P
I/
I
2
C
o
p
e
ra
ti
o
n
.
A
DC a
n
d
D
A
C S
e
ri
a
l
C
lo
c
k
(BC
L
K,
L
RC
L
K
)
S
ou
rc
e
S
e
le
ct
io
n
a
nd
R
ou
ti
n
g
(S
w
it
c
h
S
2)
1
)
D
IP
S
w
it
c
h
S
2
c
o
n
tr
o
ls
t
h
e
A
D1
9
74
A
DC a
n
d
D
A
C
s
e
ri
a
l
c
lo
c
k
s
o
u
rc
e
s
e
le
c
ti
o
n
.
O
n
e
o
f
fo
u
r
c
lo
c
k
s
o
u
rc
e
s
is
s
e
le
c
te
d
b
a
s
e
d
o
n
th
e
s
e
tt
in
g
.
SP
D
IF
R
e
c
e
iv
er
C
S
8
4
1
6
,
H
e
a
d
e
r
C
o
n
n
e
c
to
r HDR1,
A
DC
s
e
ri
a
l
c
lo
c
k
s,
o
r D
A
C
s
e
ri
a
l
c
lo
c
k
c
a
n
b
e
th
e
c
lo
c
k
s
o
u
rc
e
.
A
DC a
n
d
D
A
C
s
e
ri
a
l
c
lo
c
k
s
e
le
c
ti
o
n
is
c
o
n
tr
o
lle
d
in
d
e
p
e
n
d
e
n
tl
y
.
2
)
T
he A
D1
9
74
m
a
s
te
r
c
lo
c
k
s
o
u
rc
e
s
h
o
u
ld
b
e
s
e
le
c
te
d
u
s
in
g
the
J
P
2
8
,
J
P
2
9
,
J
P
3
0
, and
J
P
3
1
h
e
a
d
e
r
ju
m
p
e
rs
s
u
c
h
th
a
t t
h
e
M
CL
K
s
o
u
rc
e
is
in
s
y
n
c
w
it
h
t
h
e
D
A
C/
A
DC
s
e
ri
a
l
c
lo
c
k
a
n
d
d
a
ta
s
o
u
rc
e.
DI
P
S
w
it
c
h
S
2
po
s
it
io
n
:
P
o
s
it
io
n-
1
De
s
c
ri
p
ti
o
n
O
ff*
E
n
a
b
le
E
n
a
b
le
A
DC
c
lo
c
k
s
O
n
D
is
a
b
le
T
ri
s
ta
te
A
DC
c
lo
ck
s
P
o
s
it
io
n-
2
P
o
s
it
io
n-
3
A
BC
L
K S
o
u
rce
A
L
RC
L
K S
o
u
rce
SP
DI
F
_R
x
C
lo
c
k
s
SP
DI
F
_
T
x
C
lo
c
k
s
H
DR1
C
lo
c
k
s
A
DC Cl
o
c
k
s
D
A
C C
lo
c
k
s
O
ff*
O
ff*
SP
D
IF
_R
X
_
8
4
1
6
SP
D
IF
_R
X
_
8
4
1
6
M
a
s
te
r
S
la
v
e
S
la
v
e
S
la
v
e
N/
A
O
ff
O
n
HD
R
1
_A
B
CLK
HD
R
1
_A
LRCLK
S
la
v
e
S
la
v
e
M
a
s
te
r
S
la
v
e
N/
A
O
n
O
ff
A
DC
-AB
CLK
A
DC
-A
LRCLK
S
la
v
e
S
la
v
e
S
la
v
e
M
a
s
te
r
N/
A
O
n
O
n
D
A
C
-D
B
CLK
D
A
C
-DLRCLK
S
la
v
e
S
la
v
e
S
la
v
e
S
la
v
e
M
a
s
te
r
P
o
s
it
io
n-
4
De
s
c
ri
p
ti
o
n
O
ff*
E
n
a
b
le
E
n
a
b
le
D
A
C
c
lo
c
k
s
O
n
D
is
a
b
le
T
ri
s
ta
te
D
A
C
c
lo
ck
s
P
o
s
it
io
n-
5
P
o
s
it
io
n-
6
DB
C
L
K S
o
u
rce
D
L
RC
L
K S
o
u
rce
SP
DI
F
_R
x
C
lo
c
k
s
SP
DI
F
_
T
x
C
lo
c
k
s
H
DR1
C
lo
c
k
s
A
DC Cl
o
c
k
s
D
A
C C
lo
c
k
s
O
ff*
O
ff*
SP
D
IF
_R
X
_
8
4
1
6
SP
D
IF
_R
X
_
8
4
1
6
M
a
s
te
r
S
la
v
e
S
la
v
e
N/
A
S
la
v
e
O
ff
O
n
HD
R
1
_
D
B
CLK
HD
R
1
_
DLRCLK
S
la
v
e
S
la
v
e
M
a
s
te
r
N/
A
S
la
v
e
O
n
O
ff
A
DC
-AB
CLK
A
DC
-A
LRCLK
S
la
v
e
S
la
v
e
S
la
v
e
M
a
s
te
r
S
la
v
e
O
n
O
n
D
A
C
-D
B
CLK
D
A
C
-DLRCLK
S
la
v
e
S
la
v
e
S
la
v
e
N/
A
M
a
s
te
r
P
o
s
it
io
n-
7
De
s
c
ri
p
ti
o
n
SP
DI
F
_
T
X
C
S
8
4
0
6
M
C
L
K
J
u
m
p
e
r
Se
tti
n
g
s
SP
DI
F
_R
X
_
T
X
M
C
L
K
R
a
te
J
P
10
J
P
9
O
ff*
SP
D
IF
_R
X
_
T
X
M
CL
K
Ra
te
=
2
5
6
x
f
S
0
0
O
n
SP
D
IF
_R
X
_
T
X
M
CL
K
Ra
te
=
1
2
8
x
f
S
0
1
P
o
s
it
io
n-
8
De
s
c
ri
p
ti
o
n
SP
DI
F
_
T
X
_R
X
R
ESE
T
B
O
ff*
SP
D
IF
_R
X
_
T
X
in
a
c
ti
v
e
m
o
d
e
(N
ot
e
:
T
h
is
p
o
s
it
io
n
m
u
s
t
b
e
togg
le
d
a
ft
e
r
p
o
w
e
r-
u
p
fo
r
p
rop
e
r
o
p
e
ra
ti
o
n
.)
O
n
SP
D
IF
_R
X
_
T
X
in
res
et
m
o
d
e
SP
DI
F
R
X
- C
S
8
4
1
6
J
u
m
p
e
rs
J
P
1
J
P
2
J
P
3
0
=
No
rm
a
l
u
p
d
a
te
ra
te
p
h
a
s
e
d
e
te
c
to
r,
in
c
re
a
s
e
d
c
lo
c
k
jitt
e
r
0
=
N
VE
RR
s
e
le
c
te
d
0
=
E
m
p
h
a
s
is
a
u
d
io
m
a
tc
h
o
ff
1
=
H
ig
h
u
p
d
a
te
ra
te
p
h
a
s
e
d
e
te
c
to
r,
lo
w
c
lo
c
k
jitt
e
r
1
=
R
E
RR
s
e
le
c
te
d
1
=
E
m
p
h
a
s
is
a
u
d
io
m
a
tc
h
o
n
SP
DI
F
T
X
- C
S
8
4
0
6
J
u
m
p
e
rs
SP
DI
F
_
T
X
C
S
8
4
0
6
M
C
L
K R
at
e
J
u
m
p
e
r
Se
tti
n
g
s
J
P
18
J
P
10
J
P
9
y
bit
in t
he out
going A
E
S
3 t
rans
m
it
ted dat
a
ti
dil
a
v
e
ht
f
o
et
at
s
e
ht
s
e
ni
mr
et
e
d
t
u
p
ni
ni
p
V
e
ht
=
0
0
0
SP
D
IF
_
T
X
M
CL
K
Ra
te
=
2
5
6
x
f
S
y
bit
in t
he out
going A
E
S
3 t
rans
m
it
ted dat
a
ti
dil
a
v
e
ht
f
o
et
at
s
e
ht
s
e
ni
mr
et
e
d
t
u
p
ni
ni
p
V
e
ht
=
1
0
1
SP
D
IF
_
T
X
M
CL
K
Ra
te
=
1
2
8
x
f
S
SP
DI
F
_R
X
-T
X
Cl
o
c
k
Ra
te
S
e
le
c
ti
o
n
SP
DI
F
_R
X
_
T
X
/R
E
SE
T
A
DC
-
A
BC
L
K,
A
L
RC
L
K C
lo
c
k
D
is
a
b
le
A
DC
-
A
BCL
K
,
A
L
RC
L
K S
o
u
rc
e
S
e
le
c
ti
o
n
D
A
C –
DB
C
L
K,
D
L
RC
L
K C
lo
c
k
D
is
a
b
le
D
A
C
- DBCL
K
, D
L
RC
L
K S
o
u
rc
e
S
e
le
c
ti
o
n
Figure 14. Settings Chart 1
Содержание EVAL-AD1974AZ
Страница 17: ...Evaluation Board User Guide UG 046 Rev 0 Page 17 of 32 08424 024 Figure 24 Board Schematics Page 9 Power Supply...
Страница 18: ...UG 046 Evaluation Board User Guide Rev 0 Page 18 of 32 08424 025 Figure 25 Top Assembly Layer...
Страница 19: ...Evaluation Board User Guide UG 046 Rev 0 Page 19 of 32 08424 026 Figure 26 Bottom Assembly Layer...
Страница 30: ...UG 046 Evaluation Board User Guide Rev 0 Page 30 of 32 NOTES...
Страница 31: ...Evaluation Board User Guide UG 046 Rev 0 Page 31 of 32 NOTES...