background image

–4–

AN-744

–5–

AN-744

Table 3. Pin Functions for Digital I/O Connector J2

Pin Number           Pin Description

J2-1                        DGND
 
J2-2                        P4.5
                               AD13/PLAO[13]
J2-3                        P4.4
                               AD12/PLAO[12]
J2-4                        P4.3
                               AD11/PLAO[11]
J2-5                        P4.2
                               AD10/PLAO[10]
J2-6                        P1.0
                               SIN/SCL0/PLAI[0]
J2-7                        P1.1
                               SOUT/SDA0/PLAI[1]
J2-8                        P1.2
                               RTS/SCL1/PLAI[2]
J2-9                        P1.3
                               CTS/SDA1/PLAI[3]
J2-10                      P1.4
                               RI/CLK/PLAI[4]
J2-11                      P1.5
                               DCD/MISO/PLAI[5]
J2-12                      P4.1
                               AD9/PLAO[9]
J2-13                      P4.0
                               AD8/PLAO[8]
J2-14                      P1.6
                               DSR/MOSI/PLAI[6]
J2-15                      P1.7
                               DTR/CSL/PLAO[0]
J2-16                      P2.2
                               RS/PLAO[7]
J2-17                      P2.1
                               WS/PLAO[6]
J2-18                      P2.7
                               PWM1L/MS3
J2-19                      P3.7
                               PWM

SYNC

/AD7/PLAI[15]

J2-20                      P3.6
                               PWM

TRIP

/AD6/PLAI[14]

J2-21                      P0.7
                               ECLK/SIN/PLAO[4]

Pin Number           Pin Description

J2-22                      P2.0
                               CONV/SOUT/PLAO[5]
J2-23                      P0.5
                               IRQ1/ADC

BUSY

/MS0/PLAO[2]

J2-24                      P0.4
                               IRQ0/PWM

TRIP

/MS1/PLAO[1]

J2-25                      P3.5
                               PWM2L/AD5/PLAI[13]
J2-26                      P3.4
                               PWM2H/AD4/PLAI[12]
J2-27                      P2.6
                               PWM1H/MS2
J2-28                      P2.5
                               PWM0L/MS1
J2-29                      P0.3
                              TRST/A[16]/ADC

BUSY

J2-30                      P2.4
                               PWM0H/MS0
J2-31                      P3.3
                               PWM1L/AD3/PLAI[11]
J2-32                      P3.2
                               PWM1H/AD2/PLAI[10]
J2-33                      P3.1
                               PWM0L/AD1/PLAI[9]
J2-34                      P3.0
                               PWM0H/AD0/PLAI[8]
J2-35                      P0.2
                              TDO/PWM2L/BEL
J2-36                      P0.6
                              T2CLK/MRST/AE/PLAO[3]
J2-37                      P0.0
                               CMP

OUT

/MS2/PLAI[7]

J2-38                      P4.7
                               AD15/PLAO[15]
J2-39                      P4.6
                               AD14/PLAO[14]
J2-40                      P2.3
                               AE
J2-41                      P0.1
                              TDI/PWM2H/BEH
J2-42                      DGND
 

REV. 0

REV. 0

Содержание ADuC7026

Страница 1: ...ctly to the digital section and is filtered before being routed into the analog section of the board FEATURES Power Supply The user should connect the 9 V power supply via the 2 1 mm input power socke...

Страница 2: ...external components as required in the user s application As can be seen from the layout AVDD AGND VDDIO and DGND tracks are provided in this prototype area External Memory and Latch Footprint Footpr...

Страница 3: ...C1 output to D1 Slide S1 7 to the off position to use DAC1 output on J3 header EXTERNAL CONNECTORS J3 Analog I O Connector The analog I O connector J3 provides external connections for all ADC inputs...

Страница 4: ...2 18 P2 7 PWM1L MS3 J2 19 P3 7 PWMSYNC AD7 PLAI 15 J2 20 P3 6 PWMTRIP AD6 PLAI 14 J2 21 P0 7 ECLK SIN PLAO 4 Pin Number Pin Description J2 22 P2 0 CONV SOUT PLAO 5 J2 23 P0 5 IRQ1 ADCBUSY MS0 PLAO 2 J...

Страница 5: ...any memory interface MSO memory select is connected to CE to enable the memory only when necessary BHE and BLE allow the user to select the high or low byte of the 16 bit memory Data 16 bits of data A...

Страница 6: ...e sample code in adc pot c the variation in the potentiometer resistance can be seen on the output LED Note that the internal and external references are 2 5 V which gives an ADC input range of 0 V to...

Страница 7: ...7 AN 744 SCHEMATIC Figure 4 ADuC7026 Evaluation Board Schematic REV 0...

Страница 8: ...8 AN 744 Figure 5 ADuC7026 Evaluation Board Silkscreen REV 0...

Страница 9: ...tch D1 D2 D3 3 LED 1 8 mm miniature LED 515 620 Farnell D4 1 PRLL4002 Diode BAV103DITR ND Digi Key C1 C5 C13 C15 C18 C22 C23 7 10 F Surface mount tantalum cap 197 130 Farnell Taj B case C2 C4 C6 C12 C...

Страница 10: ...R21 R22 R24 3 100 k Surface mount resistor 911 471 Farnell 0603 case L1 1 Ferrite bead Surface mount inductor 581 094 Farnell 1206 case J1 1 4 pin header 4 pin 90 single row header TSM 104 02 T SH Sa...

Страница 11: ...11...

Страница 12: ...respective owners Purchase of licensed I2 C components of Analog Devices or one of its sublicensed Associated Companies conveys a license for the purchaser under the Philips I2 C Patent Rights to use...

Отзывы: