V1-4. MUTE
CHECK
The video signal is muted.
MUTE signals
“
VID_N_MMT
”
(8 pin),
“
CPNT_
N_VMT
”
(12 pin) and
“
VID_N_RMT
”
(17 pin) are
output from the IC of the VIDEO P.C.B..
V1-6. VIDEO
INFORMATION
The information of input analog video signals
is displayed.
V1-5. TEST
PATTERN
The test pattern is output from video encoder
(IC41 of the DIGITAL P.C.B.).
V 1 - 4
M U T E C H E C K
V 1 - 5
T E S T P A T T E R N
V 1 - 6
V I D I N : - - -
V 1 - 3
Z O N E B Y P A S S
V1-3. ZONE
BYPASS
Not for service.
Test pattern
HDMI IN
C
omponent
S Video
Video
HDMI OUT 1/2
C
omponent
Video
DIGITAL
IC3
Sil9233A
DIGITAL
IC71, 75
Sil9134
DIGITAL
IC32
ADV7800
VIDEO
DECODER
DIGITAL
IC41
ADV7172
VIDEO
ENCODER
D4 VIDEO
(J)
DIGITAL
IC64
FPGA
VIDEO
PROCESSOR
V1-3. ZONE BYPASS
サービスでは使用しません。
V1-4. MUTE CHECK
映像信号がミュートされます。
VIDEO P.C.B. の IC308 から MUTE 信号 “VID̲
N̲MMT”(8 pin)、“CPNT̲N̲VMT”(12 pin)、
“VID̲N̲RMT”(17 pin)が出力されます。
V1-5. TEST PATTERN
ビデオエンコーダー(DIGITAL P.C.B. の IC41)
からテストパターンが出力されます。
V1-6. VIDEO INFORMATION
入力されているアナログ映像信号の情報が表
示されます。
Test pattern
56
RX-V1
067/HTR-8063/
RX-A1
0
0
0
RX-V1067/HTR-8063/RX-A1000
DRAFT
Summary of Contents for RX-V1067
Page 25: ...25 RX V1067 HTR 8063 RX A1000 RX V1067 HTR 8063 RX A1000 MEMO DRAFT ...
Page 180: ... ADVANCED SETUP RX V1067 HTR 8063 RX A1000 181 DRAFT ...
Page 181: ...RX V1067 HTR 8063 RX A1000 182 DRAFT ...
Page 182: ...RX V1067 HTR 8063 RX A1000 183 DRAFT ...
Page 183: ... 本機の設定を変更する RX V1067 HTR 8063 RX A1000 184 DRAFT ...
Page 184: ...185 RX V1067 HTR 8063 RX A1000 RX V1067 HTR 8063 RX A1000 DRAFT ...
Page 185: ...RX V1067 HTR 8063 RX A1000 DRAFT ...