BOM_ANT_CORNER:ANNA-B1WITH INTERNAL ANTENNA MOUNTED IN A CORNER
(ONLY ONE OPTION SETUP IS MOUNTED)
BOM_ANT_CONNECTOR:ANNA-B1WITH A COAX CONNECTOR
BOM_ANT_EDGE:ANNA-B1WITH INTERNAL ANTENNA MOUNTED ON A EDGE SIDE
(TRACE_CLK)
(TRACE_D3)
(TRACE_D2)
(TRACE_D3)
NFC ANTENNA
CONNECTOR
(TRACE_D2)
(TRACE_D2)
(TRACE_D1)
LEVEL SHIFTERS
ANNA IN A CORNER
JUMPER HEADERS USED TO CONNECT
GPIOS TO VARIOUS BOARD FUNCTIONS
ALL POSISTIONS MOUNTED BY DEFAULT
CURRENT MEASUREMENT
(TRACE_D1)
(TRACE_CLK)
ANNA WITH COAX CONNECTOR
(TRACE_CLK)
(TRACE_D0)
(TRACE_D1)
(TRACE_D3)
TO INTERFACE MCU
TO FTDI CHIP
(TRACE_D0)
(TRACE_D0)
PRODUCT VARIANTS
TWO ANNA-B1 PLACEMENT OPTIONS FOR INTERNAL ANTENNA
ANNA IN A EDGE
POSSIBILITY TO SEPARATE RESET
32.768KHZ_XL2_CORNER
VCC
1
0
0
N
mwej
B
SWDCLK
RESET_MODULE_N
Fri Feb 16 12:12:24 2018
PAGE 1 OF 6
EVB-ANNA-B1
u-blox AG
$Change: 605327
02
NFC_2_CORNER
IO_28
IO_38
IO_31
IO_30
IO_29
IO_36
IO_37
ANT_HOST_CORNER
ANT_INT_CORNER
0R
IO_24
IO_18
0R
0R
5
%
1
0
0
N
32.768KHZ_XL1_EDGE
32.768KHZ_XL2_EDGE
D
N
I
0
R
D
N
I
UART_RXD
UART_TXD
UART_CTS
VCC
NFC_1_CONNECTOR
0R
0R
NFC_2_CORNER
IO_26
IO_23
ANT_INT_EDGE
UART_RTS
ANNA MODULE
NFC_1_EDGE
NFC_2_EDGE
32.768KHZ_XL1_CORNER
D
N
I
IO_14
IO_15
IO_16
IO_37
IO_29
RESET_MODULE_N
IO_26
SWDIO_LVL
VDD_IO
0
R
IO_45
IO_16
IO_15
IO_13
SWDIO
DNI
NFC_1_CORNER
0R
NFC_1_CORNER
1
0
0
N
NFC_2_EDGE
IO_13
3
2
.
7
6
8
K
H
Z
32.768KHZ_XL2_CONNECTOR
IO_30
330P
10%
NFC_2
DNI
NFC_1
DNI
NFC_1_CONNECTOR
NFC_2_CONNECTOR
ANT_EXT
SWDCLK
IO_24
IO_31
UART_RXD
RESET_N
IO_21
SWDCLK_I
IO_16
IO_22
0R
10%
VCC
0R
10%
330P
330P
RESET_N_I
UART_DTR_I
RESET_MODULE_N
0R
DNI
10K
5
%
IO_37
SWDCLK
RESET_MODULE_N
IO_14
IO_36
IO_29
IO_25
IO_26
IO_23
IO_27
IO_28
IO_38
IO_30
IO_31
UART_TXD
IO_45
D
N
I
D
N
I
0
R
5
%
2
2
P
0
R
UART_TXD
0R
DNI
3
2
.
7
6
8
K
H
Z
RESET_N_LVL
VDD_MCU
IO_30
IO_31
SWDCLK
RESET_N
SWDIO
RED
GREEN
BLUE
SWDCLK_I
IO_29
RESET_N_I
SWDIO_I
UART_TXD
UART_CTS
UART_RTS
IO_25
IO_26
UART_RXD_I
UART_TXD_I
UART_CTS_I
UART_RTS_I
UART_RXD
UART_DTR_I
UART_DSR_I
VCC_IO
VCC
VDD_ANNA
UART_DTR_LVL
UART_DSR_LVL
SWO_LVL
SWDCLK_LVL
IO_17
0
R
IO_17
32.768KHZ_XL1_CONNECTOR
IO_13
SWDIO
UART_RXD
UART_CTS
UART_RTS
IO_25
IO_27
IO_24
IO_38
IO_28
IO_27
IO_23
IO_25
UART_RTS
UART_CTS
IO_36
0
R
UART_RXD_I
UART_TXD_I
IO_16
DNI
1
0
%
1
0
0
N
1
0
0
N
UART_RTS_LVL
UART_TXD_LVL
UART_CTS_LVL
UART_RXD_LVL
1
0
0
N
1
0
0
N
1
0
%
1
0
%
D
N
I
2
2
P
1
0
%
UART_DSR_I
5
%
IO_18
IO_17
5
%
UART_RTS_I
UART_CTS_I
0R
2
2
P
2
2
P
IO_18
2
2
P
5
%
3
2
.
7
6
8
K
H
Z
2
2
P
NFC_1_EDGE
VCC
IO_45
IO_14
IO_15
SWDIO_I
VDD_IO
NFC_2_CONNECTOR
SWDIO
GND_10
IO_31
IO_30
IO_38
IO_28
IO_27
IO_24
IO_23
IO_26
IO_25
IO_29
UART_RTS
UART_CTS
UART_TXD
UART_RXD
IO_36
GND_7
VCC
ANT_GND_1
ANT_GND_2
GND_4
GND_8
GND_49
GND_51
GND_52
GND_11
ANT
IO_37
ANT_PCB
ANT_INT
GND_10
IO_31
IO_30
IO_38
IO_28
IO_27
IO_24
IO_23
IO_26
IO_25
IO_29
UART_RTS
UART_CTS
UART_TXD
UART_RXD
IO_36
GND_7
VCC
ANT_GND_1
ANT_GND_2
GND_4
GND_8
GND_49
GND_51
GND_52
GND_11
ANT
IO_37
ANT_PCB
ANT_INT
GND_10
IO_31
IO_30
IO_38
IO_28
IO_27
IO_24
IO_23
IO_26
IO_25
IO_29
UART_RTS
UART_CTS
UART_TXD
UART_RXD
IO_36
GND_7
VCC
ANT_GND_1
ANT_GND_2
GND_4
GND_8
GND_49
GND_51
GND_52
GND_11
ANT
IO_37
ANT_PCB
ANT_INT
6
5
4
3
2
1
9
7
5
1
3
12
10
8
6
11
2
4
9
7
5
1
3
12
10
8
6
11
2
4
B4
A1
B1
B2
A3
A4
A2
B3
VCCB
OE
VCCA
B8
B7
B6
B5
B4
B3
A8
A7
A6
A5
A4
A3
OE
VCCB GND
VCCA
A1
A2
B2
B1
S
W
D
_
IO
IO
_
1
3
IO
_
1
6
IO
_
1
4
G
N
D
_
4
2
G
N
D
_
4
1
G
N
D
_
3
3
G
N
D
_
3
2
G
N
D
_
5
0
G
N
D
_
4
8
G
N
D
_
4
6
G
N
D
_
4
3
R
E
S
E
T
_
N
S
W
D
_
C
L
K
IO
_
1
5
IO
_
4
5
N
F
C
_
2
X
L
_
1
X
L
_
2
G
N
D
_
4
7
G
N
D
_
4
4
N
F
C
_
1
S
W
D
_
IO
IO
_
1
3
IO
_
1
6
IO
_
1
4
G
N
D
_
4
2
G
N
D
_
4
1
G
N
D
_
3
3
G
N
D
_
3
2
G
N
D
_
5
0
G
N
D
_
4
8
G
N
D
_
4
6
G
N
D
_
4
3
R
E
S
E
T
_
N
S
W
D
_
C
L
K
IO
_
1
5
IO
_
4
5
N
F
C
_
2
X
L
_
1
X
L
_
2
G
N
D
_
4
7
G
N
D
_
4
4
N
F
C
_
1
S
W
D
_
IO
IO
_
1
3
IO
_
1
6
IO
_
1
4
G
N
D
_
4
2
G
N
D
_
4
1
G
N
D
_
3
3
G
N
D
_
3
2
G
N
D
_
5
0
G
N
D
_
4
8
G
N
D
_
4
6
G
N
D
_
4
3
R
E
S
E
T
_
N
S
W
D
_
C
L
K
IO
_
1
5
IO
_
4
5
N
F
C
_
2
X
L
_
1
X
L
_
2
G
N
D
_
4
7
G
N
D
_
4
4
N
F
C
_
1
M3
M2
J22
J19
J9
U9
M1
U4
R
6
3
R
6
2
R24
R35
R23
R27
R36
R18
R6
R26
R68
R4
R22
R43
ublox_anna_b1
ublox_anna_b1
ublox_anna_b1
ti_txs0104epwr
TXS0108
C24
C25
J11
C51
J10
DRAWING TITLE :
1
4
3
2
1
R
6
6
R
6
5
X
3
X
5
X
4
R
6
1
R
6
4
1
10
31
30
38
28
27
24
23
26
25
29
34
35
19
20
36
7
9
2
3
4
8
49
51
52
11
6
37
1
5
10
31
30
38
28
27
24
23
26
25
29
34
35
19
20
36
7
9
2
3
4
8
49
51
52
11
6
37
1
5
10
31
30
38
28
27
24
23
26
25
29
34
35
19
20
36
7
9
2
3
4
8
49
51
52
11
6
37
5
10
2
13
12
4
5
3
11
14
8
1
3
7
2
7
12
2
6
3
1
8
5
9
10
4
11
1
7
5
3
8
10
9
2
4
11
6
12
4
3
5
6
1
16
2
4
8
13
6
5
9
3
1
17
15
12
19
10
18
4
20
14
11
2
1
C
5
4
C
8
C
1
7
C
1
3
C
5
6
C
1
9
C
2
0
C
4
8
C
4
7
C
5
7
C
1
8
C
5
2
C
5
5
R67
E
D
C
B
A
A
E
D
C
B
1
2
3
4
5
6
7
8
3
4
5
6
7
8
2
U-BLOX AG
DATE :
SWITZERLAND
1
THALWIL
GROUP :
DESIGN BY :
ICM:
PCB_VER.:
VERSION :
PROJECT :
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
BI
4
5
1
2
1
3
4
0
1
3
1
6
1
4
4
2
4
1 33 32
5
0
4
8
4
6
4
3
1
2
3
9
1
5
4
5
2
2
1
7
1
8
4
7
4
4
2
1
4
0
1
3
1
6
1
4
4
2
4
1 33 32
5
0
4
8
4
6
4
3
1
2
3
9
1
5
2
2
1
7
1
8
4
7
4
4
2
1
4
0
1
6
1
4
4
2
4
1 33 32
5
0
4
8
4
6
4
3
3
9
1
5
4
5
2
2
1
7
1
8
4
7
4
4
2
1
A3