Frame Phases
McBSP Operation
2-12
SPRU592E
-
(R/X)WDLEN1 = 000b: 8-bit word length
-
(R/X)FRLEN2 and (R/X)WDLEN2 are ignored
-
CLK(X/R)P = 0: Receive data clocked on falling edge; transmit data
clocked on rising edge
-
FS(R/X)P = 0: Active-high frame-sync signals
-
(R/X)DATDLY = 01b: 1-bit data delay
Figure 2
−
7. Single-Phase Frame for a McBSP Data Transfer
A1
D(R/X)
FS(R/X)
CLK(R/X)
C5
C6
C7
B0
B1
B2
B3
B4
B5
B6
B7
A0
Á
ÁÁ
Á
Á
2.4.3 Dual-Phase Frame Example
8 shows an example of a frame where the first phase consists of 2
words of 12 bits each, followed by a second phase of three words of 8 bits
each. Note that the entire bit stream in the frame is contiguous. There are no
gaps either between words or between phases.
Figure 2
−
8. Dual-Phase Frame for a McBSP Data Transfer
D(R/X)
FS(R/X)
CLK(R/X)
Phase 2
word 3
Phase 2
word 2
Phase 2
word 1
ÁÁ
ÁÁ
ÁÁ
ÁÁ
Á
Á
ÁÁ
ÁÁ
Á
Á
ÁÁ
ÁÁ
ÁÁ
ÁÁ
Á
Á
Á
Á
ÁÁ
ÁÁ
Á
Á
ÁÁ
ÁÁ
Á
Á
ÁÁ
ÁÁ
Á
Á
Á
Á
Á
Á
Á
Á
ÁÁ
ÁÁ
Á
Á
ÁÁ
ÁÁ
ÁÁ
ÁÁ
Á
Á
ÁÁ
ÁÁ
ÁÁ
ÁÁ
Á
Á
Á
Á
ÁÁ
ÁÁ
Á
Á
Á
Á
ÁÁ
ÁÁ
Á
Á
ÁÁ
ÁÁ
Á
Á
ÁÁ
ÁÁ
Á
Á
ÁÁ
ÁÁ
Á
Á
ÁÁ
ÁÁ
Á
Á
ÁÁ
ÁÁ
ÁÁ
ÁÁ
Á
Á
ÁÁ
ÁÁ
Á
Á
ÁÁ
ÁÁ
Á
Á
ÁÁ
ÁÁ
Á
Á
ÁÁ
ÁÁ
Á
Á
ÁÁ
ÁÁ
Á
Á
Á
Á
ÁÁ
ÁÁ
Phase 1 word 1
Phase 1 word 2
Summary of Contents for TMS320VC5509
Page 5: ...vi This page is intentionally left blank ...
Page 43: ...McBSP Operation 2 20 SPRU592E This page is intentionally left blank ...
Page 105: ...SPI Operation Using the Clock Stop Mode 6 16 SPRU592E This page is intentionally left blank ...
Page 187: ...Transmitter Configuration 8 40 SPRU592E This page is intentionally left blank ...
Page 191: ...General Purpose I O on the McBSP Pins 9 4 SPRU592E This page is intentionally left blank ...
Page 201: ...Emulation Power and Reset Considerations 10 10 SPRU592E ...
Page 207: ...Data Packing Examples 11 6 SPRU592E This page is intentionally left blank ...
Page 273: ...McBSP Register Worksheet 13 14 SPRU592E This page is intentionally left blank ...