HT-M700H
4 – 4
MX29LV16
FLASH
U16400B
SD-RAM
SERIAL
EEPROM
ES6698FD
DECODER
SL
D
C
DEFCT
SVREF21
RFO
DB
6
DB
1
LD
1
LA
1
2
TESTAD
DO
E
#
MA
8
LD
6
LA
4
LA
1
8
SCLK
XS
C
L
K
DB
1
1
MA
2
LA
3
SCSJ
XS
C
S
J
MA
5
MA
1
1
MA4
DMA4
LA
1
7
LA
2
SDATA
XS
D
A
T
A
O
PEN
DB
3
LA
6
LA
7
LA
1
9
W
R
LL#
LA
1
4
MA0
DMA0
LA
1
TR
A
C
K
DB
9
DB
1
3
DB
5
LA
0
LA
5
LA
1
1
DS
C
K
MA
1
0
LD
5
LD
2
LA
1
0
SPINDLE
AU
X
0
RA
S
2
#
MA
9
MA
0
RA
S
0
#
DQ
M
DB
8
DB
1
0
DB
1
4
MA
6
RFRP
C
AS#
RA
S
1
#
LD
7
R
ESE
T#
SVREF15
DB
1
2
LA
9
DW
E
#
DB
1
5
MA
3
DB
4
DB
0
LD
3
MA
4
DB
2
LD
4
TEI
SL
EG
N
CS
0
#
MA
7
MA3
DMA3
LC
E
#
LA
8
MA
1
DB
7
MA11
DMA11
LA
1
3
LA
1
5
LA
1
6
FO
C
U
S
RFRP
LA
1
3
DSCK
SL
EG
P
WR
L
L
#
LA
4
DB15
R
ESE
T#
DE
F
C
T
LD
4
LC
S
3
#
CEI
FD
A
C
1
SL
D
C
TR
1
TBCK
LA
0
LA
3
LA
6
LA
1
0
LA
1
1
LA
1
7
DB1
DB3
DB0
SPDIF
FDAC1
DQ
M
TSD0
COMP
LD
1
LD
0
LC
S
2
#
LA
2
1
DB10
DB6
RB
C
K
UD
A
C
1
VS33_PL2
RS
D
LO
E
#
LA
7
DB8
TR
2
SVREF15
LD
7
LA
1
5
DB12
DB5
DWE#
SV
R
E
F
1
5
UDAC1
LA
5
LA
1
2
DB11
TSD1
TWS
GNDV
RSET
VREF
V
D
33_
P
L
1
RW
S
LD
3
VD
AC
1
DCLK
AU
X
0
TESTAD
LA
1
4
DB14
RAS1#
LA
2
LA
1
8
LA
1
9
DB13
DB4
CS0#
SBAD
FEI
XIN
SVREF09
SVREF21
CDAC1
LD
5
LA
8
DB2
CD
A
C
1
VDAC1
LA
1
DB9
XOUT
MCLK
VCC33V
LA
9
LA
1
6
DB7
DMA8
MA8
DMA10
MA10
TSD2
LD
6
LD
2
LA
2
0
LA
2
0
LC
S
3
#
LC
S
2
#
YDAC1
YD
AC
1
DMA2
MA2
CAS#
RAS0#
RAS2#
DOE#
LD
0
LO
E
#
DA
DA
EA
U
X
03
EA
U
X
02
EA
U
X
01
EA
U
X
00
AU
X
2
AU
X
3
AU
X
4
AU
X
5
AU
X
6
AU
X
7
AU
X
1
SPDIF_IN
F
L
AS
H
V
CC
RFGND
TW
S
TB
C
K
AU
X
1
DMA1
MA1
DMA5
MA5
DMA6
MA6
DMA7
MA7
MA9
DMA9
V
C
C
33V
DIP
TR1
TR2
SPINDLE
3
SDEFCT3
OPEN
3
SLDC3
FOCUS
3
SVREF213
SVREF15
3
TRACK
3
SLEGN
3
MIRR
3
TEI
3
RFO
3
CEI
3
FEI
3
DIP
3
SBAD
3
SCSJ
3
SDATA
3
SCLK
3
INSW
3
HOMESW
3
OUTSW
3
DRVSB
3
UD
A
C
CD
AC
YD
A
C
VD
A
C
FD
A
C
SP
D
IF
TB
C
K
MC
L
K
TS
D
2
TS
D
1
TS
D
0
TW
S
RW
S
RB
C
K
RS
D
RESET#
MO
C
T
L
LD
7
LD
6
LD
5
LD
4
LD
3
LD
2
LD
1
LD
0
3
MOCTL
3C
L
O
S
E
HFMVSW
3
BIAS
3
EA
U
X
03
EA
U
X
02
EA
U
X
01
EA
U
X
00
AU
X
0
AU
X
1
AU
X
2
AU
X
3
AU
X
4
AU
X
5
AU
X
6
AU
X
7
SP
D
IF
_
IN
PLL33V
RF33V
VC
C
3
3
VC
C
GN
D
VC
C
3
3
GND
GN
D
V
GND
GN
D
VC
C
2
0
VC
C
3
3
V
RFGND
VC
C
3
3
GN
D
GN
D
PLLGND
RFGND
VCC20
VC
C
GND
F
L
AS
H
V
CC
GND
VCC33
VC
C
3
3
U1A
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
VD33
XIN
XOUT
DCLK
DMA0
DMA1
DMA2
DMA3
VS33
VD33
DMA4
DMA5
DMA6
DMA7
DMA8
DMA9
DMA10
VS33
VD33
DMA11
DCAS
DCS0
DCS1
DRAS0
DBANK0/ DRAS1
VSS
VDD
DBANK1/ DRAS2
DCKE/DOE/TDMTSC
DWE
DB0
DB1
DB2
VS33
VD33
DB3
DB4
DB5
DB6
DB7
DB15
DB14
VS33
VD33
DB13
DB12
DB11
DB10
DB9
DB8
DSCK
VS33
VD
3
3
DQ
M
LA
2
1
LA
2
0
LA
1
9
LA
1
8
LA
1
7
LA
1
6
VS
33
VD
3
3
LA
1
5
LA
1
4
LA
1
3
LA
1
2
LA
1
1
LA
1
0
LA
9
VSS
VD
D
LA
8
LA
7
LA
6
LA
5
LA
4
LA
3
VS
33
VD
3
3
LA
2
LA
1
LA
0
LC
S
0
LC
S
1
LC
S
2
VSS
VD
D
LC
S
3
LW
R
L
L
LO
E
LD
0
LD
1
LD
2
LD
3
VS
33
VD
3
3
LD
4
LD
5
LD
6
LD
7
RS
D/
T
D
M
D
R
RB
CK
/T
DM
CL
K
RW
S
/T
D
M
F
S
V
D
33_
P
L
L
VS33_PL
YUV1/VREF
YUV3/COMP
YUV4/RSET
YUV7/FDAC
YUV6/VDAC
VD33_DA
VS33_DA
YUV5/YDAC
YUV2/CDAC
YUV0/UDAC
TWS/SEL_PLL2
TSD0/SEL_PLL0
TSD1/SEL_PLL1
VS33
TSD2
TSD3
MCLK
TBCK
SPDIF/SEL_PLL3
SPDIFIN
VD33
VS33
XSWBLCLK
XSWBL
XSLG
XSIP2
XSIP1
XSFLAG[0]
XSFLAG[1]
XSFLAG[2]
XSFLAG[3]
VSS
VDD
XSTEXI
XSTESTAD
XSSBAD
XSFEI
AVSS_AD
XSCEI
XSTEI
XSRFRP
AVDD3_AD
XSVREF[21]
XSVREF[09]
XSVREF[15]
XSIREF
AVDD3_DS
XSIPIN
XSRFIN
XSRFIP
XSDSSLV
AVSS
_
D
S
AVSS
_
P
L
XS
P
D
O
F
T
R
1
XS
F
D
O
XS
F
T
R
O
P
I
AV
DD
3_
PL
XS
P
L
L
F
T
R
1
XS
P
L
L
F
T
R
2
XS
V
R
E
F
0
XS
A
W
R
C
AVSS
_
D
A
X
S
RF
RP
CT
R
XS
T
R
A
Y
AV
DD
3_
DA
XS
S
P
IN
D
L
E
XS
F
O
C
U
S
XS
S
L
E
G
P
XS
S
L
E
G
N
XS
T
R
A
C
K
XS
T
E
S
T
D
A
XS
F
G
IN
XS
P
H
O
I
SX
C
S
J
XS
D
A
T
A
XS
C
L
K
XS
D
F
C
T
XS
L
D
C
XS
S
P
D
O
N
VD
3
3
VS
33
XG
P
IO
[9
]
XG
P
IO
[8
]
XG
P
IO
[7
]
XG
P
IO
[6
]
XG
P
IO
[5
]
XG
P
IO
[4
]
EA
U
X
03
EA
U
X
02
EA
U
X
01
EA
U
X
00
VSS
VD
D
AU
X
0
AU
X
1
A
U
X
2
/
H
SY
NC
A
U
X
3
/
V
SY
NC
AU
X
4
AU
X
5
AU
X
6
AU
X
7
R
E
SET
VS
33
U3
24C02
1
2
3
4
5 6 7 8
S0
S1
S2
GND
S
DA
SCL
WC
VCC
Y1
27 MHz
TP2
U5A
1
2
4
6
5
7
3
8
10
12
11
13
9
15
16
17
18
19
35
22
23
24
25
26
14
28
29
30
31
32
33
34
36
37
38
39
40
43
42
44
46
45
47
49
48
50
52
51
53
41
20
21
27
54
VC
C
DQ
0
DQ
1
VSSQ
DQ
2
DQ
3
V
CCQ
DQ
4
DQ
5
VSSQ
DQ
6
DQ
7
V
CCQ
DQ
M
L
WE
CA
S
RA
S
CS
A1
1
A1
0
A0
A1
A2
A3
VC
C
VSS
A4
A5
A6
A7
A8
A9
NC
CK
E
CL
K
DQ
M
H
NC
V
CCQ
DQ
8
DQ
9
VSSQ
DQ
1
0
DQ
1
1
V
CCQ
DQ
1
2
DQ
1
3
VSSQ
DQ
1
4
DQ
1
5
VSS
BA0
BA1
VC
C
VSS
U6A
V6300C
RESET
1
2
3
4
5
NC
GND
NC
R
E
S
VDD
U2A
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
A1
5
A1
4
A1
3
A1
2
A1
1
A1
0
A9
A8
NC
NC
W
RP
VPP
DU
/W
P
NC
NC
A1
7
A7
A6
A5
A4
A3
A2
A1
A0
E
GN
D
G
DQ
0
DQ
8
DQ
1
DQ
9
DQ
2
DQ
1
0
DQ
3
DQ
1
1
VC
C
DQ
4
DQ
1
2
DQ
5
DQ
1
3
DQ
6
DQ
1
4
DQ
7
D
Q
15
/A
_1
GN
D
BY
TE
A1
6
TP1
Figure 4-4 BLOCK DIAGRAM (4/14)
Summary of Contents for HT-M700H
Page 27: ...HT M700H 5 2 3 Waveforms of circuit ...
Page 31: ...HT M700H 6 2 Figure 6 2 WIRING SIDE OF PWB 2 8 7 8 9 10 11 12 DECODE PWB A BOTTOM VIEW ...
Page 78: ...HT M700H 8 10 M E M O ...
Page 109: ...HT M700H M E M O 31 ...
Page 110: ...HT M700H M E M O 32 ...
Page 111: ...HT M700H 33 ...