DV-SL700W
50
Symbol
Pin NO
I/O
Description
GPIO/ttio2_6
62
IO
GPIO
GPIO/ttio3_7
63
IO
GPIO
VDD_O1
64
S
I/O power supply #1
GPIO
65
IO
GPIO
R_CS4_B/GPIO
66
IO
ROM / SRAM / flash chip select #4 or GPIO
R_CS3_B/GPIO
67
IO
ROM / SRAM / flash chip select #3 or GPIO
Priority selection
Function
Dir
sft_cfg2[11:10]=2'b01,2'b10
AT_CS0
O
sft_cfg4[9]=1'b1
ttio6/ttio2
I/O
sft_cfg4[15:13]=3'b001
VSYNC_PC
O
sft_cfg3[15:14]=2'b01
ISA_IOCHRDY
I
sft_cfg1[11:9]=3'b001
RISC_INT1_13
I
sft_cfg3[11:10]=2'b01
ADC_DATA, digital audio
I
input interface data
fm_qpio_len[3:0]>1
FM_GPIOB[4]
I/O
sft_cfg8[9]=1'b1
DAC_DATA_F[2]
I
(other)
GPIO[13] (default)
I/O
Priority selection
Function
Dir
sft_cfg4[9]=1'b1
ttio7/ttio3
I/O
sft_cfg2[6:8]=2'b11
PCMCIA_WAIT_B
I
sft_cfg1[11:8]=4'b0001
EXT_CLK27
I
sft_cfg1[11:9]=3'b001
RISC_INT1_14
I
fm_qpio_len[3:0]>1
FM_GPIOB[5]
I/O
sft_cfg8[9]=1'b1
DAC_DATA_F[1]
I
(other)
GPIO[14] (default)
I/O
Priority selection
Function
Dir
sft_cfg2[5:4]=2'b10
UA1_TXD
O
sft_cfg[8:6]=3'b001
R_CSALL_B
O
syscik_sel[4]
EXT_SYSCLK
I
sft_cfg7[11:8]=4'b0010
EXT_CLK27
I
fm_qpio_len[3:0]>3
FM_GPIOB[6]
I/O
sft_cfg8[9]=1'b1
DAC_DATA_F[0]
I
sft_cfg7[13:12]=2'b11
CLK54_OUT
O
sft_cfg9[14:13]=2'b11
EXT_CLK48
I
sft_cfg6[4]=1'b1
DELAY_CHAIN3
O
(other)
GPIO[15] (default)
I/O
Priority selection
Function
Dir
sft_cfg1[3]=1'b1
R_CS4_B (default)
O
sft_cfg1[7]=1'b1 &
FM_GPIOB[20]
I/O
fm_qpio_len[3:0]=10,11,12
sft_cfg8[9]=1'b1
DAC_DATA_E[9]
I
(other)
GPIO[16] I/O
Priority selection
Function
Dir
sft_cfg1[2]=1'b1
R_CS3_B (default)
O
sft_cfg8[9]=1'b1 DAC_DATA_E[8]
I
(other)
GPIO[17] I/O