
32
LC9_3L
Figura 7-4 Arquitetura
7.3
Front-end
Veja figura 7-5 para arquitetura front-end.
Figura 7-5 Arquitetura Front-end
Abaixo encontramos uma explanação dos sinais que são usados:
•
RF_SW: chaveando sinal entre o cabo e a antena:
- 0 V: antena
- 3V3: cabo
•
GAIN_SW: Amplificador Baixo-Ruído (LNA)
- “On”: antena “ligado”
- “Off”: cabo “desligado”
•
AFT: Sintonia Fina de Frequência; apenas para uso analógico
•
SIF_OUT: canal analógico para áudio
•
VIDEO_OUT: canal analógico para vídeo
•
SYRSTN: tuner para reset
•
SDA/SCL: comunicação entre tuner e MT5392
•
SBYTE: entradas de canal digital para fluxo transporte
•
SPBVAL: entradas de canal digital para fluxo transporte
•
SRDT: entradas de canal digital para fluxo transporte
•
SRCK: entradas de canal digital para fluxo transporte
DCDC
3.34 V +/
−
0.16 V
MT5392
EEPROM
Flash
NVM
HDMIMUX
1.05 V +/
−
0.05 V
1.83 V +/
−
0.05 V
5.0 V
+/
−
0.25 V
TunerCircuitry
USB2.0
GDDR3 × 2
1.25 V +/-0.06 V
V
S
= +12 V
Regulator
8.0 V +/
−
0.40 V
Regulator
5.25 V +/
−
0.26 V
Regulator
coil
5.20 V
+/
−
0.26 V
2.50 V
+/
−
0.12 V
Regulator
DCDC
VA1G5BF8010
RF_SW
GAIN_SW
BB(5 V)
B1(5 V)
AFT
SIF_OUT
VIDEO_OUT
B2(2.5 V)
B3(3.3 V)
B4(1.2 V)
SYRSTN
SDA
SCL
RSEORF
SBYTE
SPBVAL
SRDT
SRCK
+2V5_SW
+3V3_SW
+1V2_SW
+5 V TUN_DIGITAL
MT5392
GPIO
ADIN
AUDIO IN
VIDEO IN
Transistor
Buffer
I
2
C
I
2
C
Transport
stream
Input
Transport
Stream
MT5392