EN 21
3139 785 31880
7.
AV Board: Circuit Diagram (Part 2)
Circuit Diagram and PWB Layout
IN
OUT
ADJ
M
AINL
MCLK
RST
1
0
AINR
GND REF_GND
VQ
LRCK
SCLK
FILT+
SDOUT
VL
VD
VA
C
SDI<0:3>
PE<0:11>
SDI<0:3>
SCL
SDA
HA2
HA0
PD<1:0>
IRQ<A:D>
PF
CORE_VDD
D
P
A
PLL_VDD
IO_VDD
CORE_GND
D
P
A
IO_GND
PLL_GND
CLOCK
SPDIF
INTERRUPTS
JTAG
TIMER
SCAN ESAI_1
SDO4
ESAI
SHI
GPIO
PC<0:11>
MOD
TIO
6
7
TDI
HCKT
FST
SCKT
HCKR
FSR
SCKR
0
1
2
3
4
5
8
SCAN
10
9
NMI_PINIT
EXTAL
ADO
ACI
A
B
D
RESET
SDO5
TMS
TDO
TCLK
1
0
HREQ
SCK
MISO
SS
MOSI
SDO4
SDO5
HCKT
FST
SCKT
HCKR
FSR
SCKR
SDO0
SDO1
SDO2
SDO3
SDO0
SDO1
SDO2
SDO3
1
OSCO
RDSCL
SCOUT
VREF
RDDA
QUAL
VDDD
VDDA
MPX
CIN
MODE
SYNC
TCON
OSCI
VSSA
VSSD
12
13
1
2
3
4
5
6
B
C
A
B
C
D
E
F
G
H
I
D
E
F
G
H
I
U2 H6
1200 C5
1201 E2
1202 G1
1203 G2
1204 A6
11
9
10
1206 H8
2101 A4
2201 B9
2202 B9
2203 A10
2204 C9
2205 B9
2206 B9
2207 B9
A
12
13
2212 I10
2214 A4
2215 A4
2216 A2
2217 A4
2218 B1
2219 B1
2220 G5
2221 G4
1
2
3
4
5
6
7
8
1205 B6
2233 G7
2240 A10
2242 H12
2243 H12
2244 I12
2245 H13
2246 H12
2250 D9
2251 H7
7
8
9
10
11
2210 I11
2211 I11
3211 A3
3214 A2
3215 B4
3216 G7
3217 G4
3218 G4
3219 H5
3220 I5
3221 C11
2231 H5
2232 G6
3222 C11
3223 C9
2209 B9
2260 E8
3210 A3
3231 E11
3232 E11
3233 E11
3234 E11
3235 F11
3236 F9
3237 G3
3238 G3
3240 D11
2226 I5
2227 I5
2230 G7
3252 H8
3253 H8
4201 H2
4202 C4
4203 C4
4204 D4
4205 D4
4206 D4
4207 D4
2252 I8
2253 I8
2255 A4
2256 A4
2257 A9
2258 A9
2259 A7
3229 E9
3230 E9
5203 A4
5204 G6
5205 I5
5207 A10
5208 B10
5209 H12
5210 H12
5211 H10
5212 G8
3250 E9
3251 E8
5215 A9
6200 A10
7201 A3
7202 G6
7203 C10
7205 H10
7206 E8
7207-1 H8
3224 D9
3225 D9
3226 D9
3227 D9
4219 E5
5104 A4
F205 G2
F206 G2
F207 G2
F208 G2
F209 H2
F210 H2
F211 H2
F213 H2
F214 G4
3242 D13
3243 C12
3244 D12
3245 I11
3247 C9
3248 I10
F216 C2
F217 C2
4213 H2
4215 E5
4216 E5
4218 D5
F203 G2
F204 G2
F227 E2
F228 E2
F241 A6
F242 A6
F243 A6
F244 A6
F218 D2
F219 D2
F202 G2
F245 A6
F247 A6
F250 E5
F251 D8
F252 A10
F253 H12
F254 H12
F258 G6
F267 A6
F268 B7
F229 E2
F230 E2
F231 E2
F232 E2
F233 E2
F215 C2
F234 E2
F235 E2
F236 G2
F240 A6
F220 D2
F221 D2
F222 D2
F223 D2
F224 D2
F225 D2
F226 D2
20
21
3
4
5
6
7
8
9
11
12
13
14
15
16
17
18
19
2
1202
1
10
35
23
7
K4
21FE-BT-VK-N
3223
10K
GND
F213
GND
n0
01
06
22
100n
2256
2250
470n
4207
F215
GND
11
23
7
K4
02
22
p0
22
7
K4
01
23
GND
3225
10K
10K
3227
F228
4202
3226
10K
GND
F203
2
K2
02
23
F219
GND
LD1117
7205
1
3
2
F243
F241
3215
10K
GND
GND
95
22
n0
01
4201
10V 2u2 2215
10V
2u2
2218
64
22
n0
01
GND
F235
F233
33R
3235
GND
1u0
2216
31
30
26
27
33
n0
01
34
22
5
56
4
57
1
58
80
59
37
32
22
76
63
77
62
36
7
54
6
55
10
11
9
21
04
93
34
44
24
14
47
35
34
46
19
18
23
13
14
15
16
56 47
3
71 52 46 57
51
50
49
48
61
79
60
72
67
73
66
38
2
02 42
21 82 35 86
8
92 25 17
45
78
7203
DSPA56371AF180
DSP
Φ
70
69
1K0 3217
p0
65
13
22
GND
F258
10K
3229
2u2
2221
F227
GND
n0
01
04
22
2
41
9
7
4
31
6
3
11
10
12
15
5
8
1
16
10V
ADC
CS5340
7201
Φ
GND
2219 2u2
F205
p2
8
72
22
62
22
p7
4
3236
10K
GND
F234
GND
2214
100n
F208
F211
F206
F229
33R
3231
F253
F251
F252
GND
F250
120R
5207
30
4
5
6
7
8
9
20
21
22
23
24
25
26
27
28
29
3
12
13
14
15
16
17
18
19
2
30FE-ST-VK-NA
1201
1
10
11
u2
2
2203
GND
V3.
6
220K
3219
2255 100n
F209
GND
4216
100n
4215
4206
2251
4203
4205
4204
+5VD
GND
10K
3214
F268
2u2
5204
F245
F202
4
5
6
7
8
9
12FE-BT-VK-N
1203
1
10
11
12
2
3
GND
R0
1 3248
F236
1n0
2230
F226
GND
4218
GND
F221
F224
5212
600R
4213
7207-1
74HCU04PW
1
41
7
2
GND
33R
3233
F223
2201
100n
100n
2205
2202
100n
23
22
p0
65
4
5
6
7
8
9
GND
13
14
15
16
17
18
19
2
20
3
1200
20FE-BT-VK-N
1
10
11
12
GND
10K 3251
3237 1K5
GND
2204
100n
3218
1K0
61
23
K0
1
GND
GND
3221
10K
n0
01
54
22
F230
4M332
1
2
3232
33R
LA-8481
5205
U2
F267
3250
10K
GND
1K5
3238
F210
100n
2207
2206
100n
F242
F247
8
9
F220
B9B-EH-A
1204
1
2
3
4
5
6
7
5215
120R
F232
80
25
F216
100n
2101
F254
GND
GND
75
22
V6
1
u0
22
GND
33R
3247
GND
33R
3242
p7
4 2252
2253
p8
1
1M0
3252
24M576
1206
GND
5104
GND
BC847B
7206
33R
3240
3
V3
C-
48
3
X
Z
B
00
26
GND
85
22
n0
01
F225
10K
3224
F204
n0
01
44
22
2210
V3.
6
u2
2
600R
5210
100n
2209
54
23
R0
21
600R
5211
2212
V3.
6
u2
2
21
3
6
11
4
13
14
1
2
16
8
10
15
5
Φ
SAA6581T
7202
7
9
F217
GND
F207
F240
3244
4K7
GND
4219
+5VD
F214
5203
4K7
3243
2217
2u2
10V
GND
3230
10K
10K
3222
F218
GND
F231
F222
GND
p7
4
33
22
3234
33R
1
2
3
4
5
6
7
8
1205
B8B-PH-K-S
24
22
n0
01
5209
600R
u2
2
2211
GND
V3.
6
Erro_Det
Erro_Det
F244
I
T_
T
E
S
E
R
RESET_TI
DSP_PCM_SCLK
DSP_PCM_LRCLK
3V3_DSP
1
P
S
D_
3
V3
1
P
S
D_
3
V3
1
P
S
D_
3
V3
1
P
S
D_
3
V3
PCM_MCLK
1
P
S
D_
3
V3
1
P
S
D_
3
V3
Source_sel_A0
Mute
TD
XM_IRQ
KL
C
M_
P
S
D
P_Down
+3V3
Chip_sel_A2
Data_Lo
DSP_Data_Cen_Sub
DSP_Data_SL_SR
DSP_Data_FL_FR
DSP_PCM_LRCLK
AUX_Data
DSP_PCM_SCLK
PCM_MCLK1
SY
Mute_Ctrl2
Mute_Ctrl1
Source_sel_A1
Reset_DSP
+3V3
3V3D
SCART1
SCART0
R_V
B_U
G_Y
CVBS_DVD
SC
DSP_MCLK
PCM_MCLK
+5VA
DSP_INT
DSP_SDA
+3V3
3V3_DSP
VCore
VPIId
Data_SL_SR
er
o
C
V
PCM_LRCLK
dII
P
V
DSP_PCM_SCLK
Data_SL_SR
PCM_SCLK
Data_FL_FR
Data_Cen_Sub
DSP_Data_FL_FR
DSP_Data_Cen_Sub
DSP_PCM_LRCLK
DSP_PCM_SCLK
DSP_Data_SL_SR
DSP_SCL
DSP_PCM_LRCLK
PCM_SCLK
PCM_LRCLK
Data_FL_FR
Data_Cen_Sub
RXD
GND
RC
+5VD
S_CLK
S_DATA
Stby
DSP_PCM_LRCLK
S_CS
RESET
DIG_IN
L
C
S
A
D
S
AUX_Data
Left_In
Right_In
PCM_MCLK1
3V3D
3V3D
TU_SD
DSP_SDA
DSP_SCL
SDA
SCL
RESET
TXD
/N$886
/N$886
TU_RDS_IN
3139_243_33614_a2_sh130_sh2.pdf 2006-01-25