47
DCD-710AE
Pin
No.
Symbol
I/O
Description
Default
Remarks
61
VDD3
-
Power Supply pin for 3.3V Digital circuit
-
62
BUS0
I/O
3I/F
Microprocessor I/F data input/output pin 0
I
CMOS Port
Schmitt input
Refer to [1.2 Pin Assinment Table]
63
BUS1
I/O
3I/F
Microprocessor I/F data input/output pin 1
I
CMOS Port
Schmitt input
Refer to [1.2 Pin Assinment Table]
64
BUS2
I/O
3I/F
Microprocessor I/F data input/output pin 2
I
CMOS Port
Schmitt input
Refer to [1.2 Pin Assinment Table]
65
BUS3
I/O
3I/F
Microprocessor I/F data input/output pin 3
I
CMOS Port
Schmitt input
Refer to [1.2 Pin Assinment Table]
66
BUCK
I
3I/F
Microprocessor I/F BUS clock Input pin
I
Schmitt input
Refer to [1.2 Pin Assinment Table]
67
/CCE
I
3I/F
Microprocessor I/F chip enable input pin
I
Schmitt input
Refer to [1.2 Pin Assinment Table]
68
MS
I
3I/F
Microprocessor I/F mode selection pin.
“H”: Parallel I/F, “L”: Serial I/F
I
Refer to [1.2 Pin Assinment Table]
69
/RST
I
3I/F
Reset Input pin
I
Schmitt input
70
Test
I
3I/F
Test pin
䋨
”L” fixed
䋩
I
Connect to GND for normal operation
71
VDD1-1
-
Power Supply pin for 1.5V Digital circuit
-
72
VSS-1
-
Grounding pin for 1.5V Digital circuit
-
73
/SRAMSTB
I
3I/F
1Mbit SRAM stand by pin
䋨
/SRAMSTB="L"
䋩
I
74
VDDM1
-
Power Supply for 1.5V 1Mbit SRAM circuit
-
75
PDo
O
3AI/F
㪜㪝㪤㩷㪸㫅㪻㩷㪧㪣㪚㪢㩷㪧㪿㪸㫊㪼㩷㪻㫀㪽㪽㪼㫉㪼㫅㪺㪼㩷㫊㫀㪾㫅㪸㫃㩷㫆㫌㫋㫇㫌㫋㩷㫇㫀㫅㪅
O
4-state output ( RVDD3,
RVSS3,PVREF, Hiz)
76
TMAX
O
3AI/F
㪫㪤㪘㪯㩷㪻㪼㫋㪼㪺㫋㫀㫆㫅㩷㫉㪼㫊㫌㫃㫋㩷㫆㫌㫋㫇㫌㫋㩷㫇㫀㫅
O
3-state output ( RVDD3, RVSS3, Hiz)
77
LPFN
I
3AI/F
㪧㪣㪣㩷㪺㫀㫉㪺㫌㫀㫋㩷㪣㪧㪝㩷㪸㫄㫇㫃㫀㪽㫀㪼㫉㩷㫀㫅㫍㪼㫉㫊㫀㫆㫅㩷㫀㫅㫇㫌㫋㩷㫇㫀㫅
I
78
LPFo
O
3AI/F
㪧㪣㪣㩷㪺㫀㫉㪺㫌㫀㫋㩷㪣㪧㪝㩷㪸㫄㫇㫃㫀㪽㫀㪼㫉㩷㪦㫌㫋㫇㫌㫋㩷㫇㫀㫅
O
79
PVREF
-
㪧㪣㪣㩷㪺㫀㫉㪺㫌㫀㫋㩷㪈㪅㪍㪌㩷㪭㩷㫉㪼㪽㪼㫉㪼㫅㪺㪼㩷㫍㫆㫃㫋㪸㪾㪼㩷㫇㫀㫅㪅
-
Connected to VRO. Connect to
GND by 0.1uF and 100uF.
80
VCoF
O
3AI/F
㪭㪚㪦㩷㪽㫀㫃㫋㪼㫉㩷㫇㫀㫅
O
Connect to GND by 0.01uF
3A I/F
: 3 V analog circuit input/output pin.
1.5 I/F
: 1.5Vdigital input/output pin.
3 I/F
: 3 V digital input/output pin
.
BA5810 (IC101)
BA5810FP/FM
光ディスク
IC
2/8
z
ブロックダイアグラム
+ −
+
−
LEVEL
SHIFT
LEVEL
SHIFT
+ −
+
−
+ −
+
−
+
−
LEVEL
SHIFT
LEVEL
SHIFT
CH1~
CH4
MUTE
POWVCC
34
(CH3, CH4)
POWVCC
12
(CH1, CH2)
10k
+
+
+
+
−
−
−
−
10k
10k
10k
10k
10k
10k
10k
10k
10k
10k
10k
10k
10k
10k
10k
16k
16k
7.5k
7.5k
+ −
16k
16k
7.5k
7.5k
+ −
+
−
+ −
+
−
+
−
+
−
PREVCC
(PRE, LOADING)
POWER
SAVE
LOADING PRE
FWD REV
×
3
15
14
16
13
17
12
18
11
19
10
20
9
21
8
22
7
23
6
24
5
25
4
26
3
27
2
28
1
z
各端子説明
Pin No.
端子名
機 能
1
2
3
4
5
6
7
8
9
10
11
12
13
14
FWD
REV
LDCONT
PS
IN1
IN2
PREVCC
POWVCC12
VOL (
−
)
VOL (
+
)
VO2 (
−
)
VO2 (
+
)
VO1 (
−
)
VO1 (
+
)
ローディングドライバ
FWD
入力端子
ローディングドライバ
REV
入力端子
ローディングドライバ出力電圧制御端子
パワーセーブコントロール端子
ドライバ
CH1
入力端子
ドライバ
CH2
入力端子
プリ段、ローディングパワー段電源端子
CH1,CH2
パワー段電源端子
ローディングドライバ負出力
ローディングドライバ正出力
ドライバ
CH2
負出力
ドライバ
CH2
正出力
ドライバ
CH1
負出力
ドライバ
CH1
正出力
Pin No.
端子名
機 能
15
16
17
18
19
20
21
22
23
24
25
26
27
28
VO4 (
+
)
VO4 (
−
)
VO3 (
+
)
VO3 (
−
)
GND
POWVCC34
MUTE
OPOUT3
OPIN3 (
−
)
OPIN3 (
+
)
OPOUT4
OPIN4 (
−
)
OPIN4 (
+
)
BIAS
ドライバ
CH4
正出力
ドライバ
CH4
負出力
ドライバ
CH3
正出力
ドライバ
CH3
負出力
グランド端子
CH3,CH4
パワー段電源端子
ミュートコントロール端子
CH3
前段アンプ出力端子
CH3
前段アンプ反転入力端子
CH3
前段アンプ非反転入力端子
CH4
前段アンプ出力端子
CH4
前段アンプ反転入力端子
CH4
前段アンプ非反転入力端子
バイアス入力端子
注
:
ドライバの正出力、負出力は入力に対する極性
(
例えば
5pin
端子電圧が
HIGH
のとき、
14pin
が
HIGH
になります。
)
19
Caution in
servicing
Electrical
Mechanical
Repair Information
Updating