THE SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES
SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION.
FIRE AND ELECTRICAL SHOCK HAZARDS, WHEN SERVICING IF IS
ESSENTIAL THAT ONLY MANUFACTURES SPECIFIED PARTS BE USED FOR
THE CRITICAL COMPONENTS IN THE SYMBOL MARK OF THE SCHEMETIC.
ARDQ[11]
BRA[6]
ARDQ[12]
BRDQ[12]
BRDQ[4]
ARA[9]
ARDQ[24]
BRA[9]
ARA[1]
ARA[11]
BRA[14]
BRA[15]
ARDQ[7]
ARA[3]
BRDQ[15]
BRDQ[11]
BRDQ[7]
ARDQ[0]
ARDQ[1]
BRA[0]
ARDQ[26]
BRA[10]
ARA[2]
ARA[5]
BRDQ[5]
ARDQ[18]
ARDQ[13]
ARDQ[9]
ARDQ[29]
ARDQ[3]
BRA[3]
ARDQ[15]
ARA[4]
BRA[1]
BRA[2]
ARDQ[2]
ARDQ[16]
ARA[13]
ARDQ[23]
ARA[7]
BRA[11]
BRDQ[8]
BRA[8]
BRDQ[13]
ARDQ[6]
BRDQ[1]
ARDQ[31]
ARDQ[14]
BRA[12]
BRDQ[2]
ARDQ[4]
BRA[4]
ARA[10]
ARA[14]
ARDQ[17]
ARA[0]
BRDQ[6]
ARA[12]
ARDQ[8]
BRA[5]
BRA[13]
BRDQ[9]
ARDQ[30]
ARDQ[20]
ARA[6]
ARDQ[22]
BRA[7]
ARA[8]
BRDQ[3]
ARDQ[5]
BRDQ[10]
BRDQ[14]
ARDQ[25]
ARDQ[21]
ARDQ[19]
BRDQ[0]
ARDQ[10]
ARDQ[27]
ARDQ[28]
BRA[13]
BRDQ[6]
ARA[10]
BRDQ[7]
ARDQ[15]
ARDQ[12]
ARDQ[7]
ARDQ[9]
ARA[7]
ARA[7]
ARDQ[1]
ARA[12]
BRDQ[12]
ARA[14]
ARA[3]
ARA[5]
ARDQ[20]
ARDQ[3]
BRDQ[8]
BRA[7]
ARDQ[0]
BRA[4]
ARA[6]
ARA[4]
ARDQ[6]
BRDQ[9]
ARA[3]
ARDQ[19]
BRDQ[3]
ARDQ[13]
BRA[9]
ARDQ[31]
ARA[4]
ARDQ[2]
ARA[1]
ARA[13]
ARDQ[8]
ARDQ[17]
ARA[11]
ARDQ[10]
BRA[12]
ARA[9]
ARDQ[29]
BRA[1]
BRA[5]
BRDQ[10]
BRDQ[13]
ARA[0]
ARDQ[4]
BRDQ[5]
BRDQ[1]
ARDQ[24]
BRDQ[11]
ARA[14]
ARA[11]
ARDQ[27]
ARA[6]
BRA[11]
BRDQ[4]
ARA[5]
BRA[2]
ARA[2]
BRA[0]
ARDQ[14]
ARDQ[21]
ARDQ[25]
ARA[1]
ARDQ[11]
ARDQ[26]
BRDQ[14]
BRA[3]
ARA[13]
BRA[10]
ARA[12]
ARDQ[18]
ARA[2]
ARA[10]
BRDQ[0]
ARDQ[28]
ARDQ[22]
ARA[0]
BRDQ[2]
ARDQ[30]
ARA[8]
BRDQ[15]
ARA[9]
BRA[8]
ARA[8]
ARDQ[16]
ARDQ[23]
BRA[6]
ARDQ[5]
+1.5V_DDR
/ARRAS
C718
0.1uF
C755
0.1uF
BRBA2
BRBA0
ARCKE
/BRCLK0
/ARCAS
+1.5V_DDR
BRA[0-15]
/ARCS
ARBA0
C744
0.1uF
BRDQS0
ARBA2
ARDQS0
1uF
C703
C740
0.1uF
16V
OPT
/BRDQS1
ARCLK1
C754
0.1uF
/ARCLK1
BRCLK0
C700
0.1uF
/BRDQS0
C729
0.1uF
R731
1K
1%
C701
10uF
10V
C719
0.1uF
RVREF_C
1uF
C702
IC105
LGE2122[A2_M13]
VCCK_1
L11
VCCK_2
N12
VCCK_3
P12
VCCK_4
AG5
VCCK_5
AH5
VCCK_6
AJ5
VCCK_7
AK5
VCCK_8
AL5
VCCK_9
AM5
VCCK_10
AN5
VCCK_11
AK6
VCCK_12
AL6
VCCK_13
AM6
VCCK_14
AN6
VCCK_15
M11
VCCK_16
N11
VCCK_17
P11
VCCK_18
R11
VCCK_19
M12
VCCK_20
R12
VCCK_21
L13
VCCK_22
L14
VCCK_23
L15
VCCK_24
L17
VCCK_25
L18
VCCK_26
L19
VCCK_27
T11
VCCK_28
U11
VCCK_29
V11
VCCK_30
W11
VCCK_31
Y11
VCCK_32
AA11
VCCK_33
AB11
VCCK_34
AC11
VCCK_35
R23
VCCK_36
L12
VCCK_37
W12
VCCK_38
V23
VCCK_39
Y12
VCCK_40
AF6
VCCK_41
AG6
VCCK_42
AH6
VCCK_43
AJ6
VCCK_44
AE7
VCCK_45
AF7
VCCK_46
AG7
VCCK_47
AD8
VCCK_48
AE8
VCCK_49
AF8
VCCK_50
AE9
VCCK_51
AC10
VCCK_52
AD10
VCCK_53
AD11
VCCK_54
AE10
VCCK_55
AF9
VCCK_56
AG8
VCCK_57
AH7
VCCK_58
AJ7
VCCK_59
AK7
VCCK_60
AL7
VCCK_61
AM7
VCCK_62
AN7
VCCK_63
L16
VCCK_64
V12
VCCK_65
U12
VCCK_66
T12
VCCK_67
AD13
VCCK_68
AD17
VCCK_69
AD14
VCCK_70
AB12
VCCK_71
AA12
VCCK_72
AC12
VCC3IO_C
T9
VCC3IO_B_1
Y10
VCC3IO_B_2
AA10
VCC3IO_A_1
D22
VCC3IO_A_2
E22
DVSS_1
AC18
DVSS_2
AB21
DVSS_3
AB14
DVSS_4
N13
DVSS_5
P13
DVSS_6
R13
DVSS_7
T13
DVSS_8
U13
DVSS_9
V13
DVSS_10
W13
DVSS_11
Y13
DVSS_12
P18
DVSS_13
N14
DVSS_14
P14
DVSS_15
R14
DVSS_16
T14
DVSS_17
U14
DVSS_18
V14
DVSS_19
W14
DVSS_20
Y14
DVSS_21
R18
DVSS_22
N15
DVSS_23
P15
DVSS_24
R15
DVSS_25
T15
DVSS_26
U15
DVSS_27
V15
DVSS_28
W15
DVSS_29
Y15
DVSS_30
AA15
DVSS_31
AB15
DVSS_32
T18
DVSS_33
R16
DVSS_34
T16
DVSS_35
U16
DVSS_36
V16
DVSS_37
W16
DVSS_38
Y16
DVSS_39
AA16
DVSS_40
AB16
DVSS_41
R17
DVSS_42
T17
DVSS_43
U17
DVSS_44
V17
DVSS_45
Y17
DVSS_46
N16
DVSS_47
V18
DVSS_48
Y18
DVSS_49
P16
DVSS_50
V19
DVSS_51
Y19
DVSS_52
W17
DVSS_53
AA17
DVSS_54
AB17
DVSS_55
N19
DVSS_56
AC14
DVSS_57
C13
DVSS_58
K24
DVSS_59
K25
DVSS_60
L24
DVSS_61
M17
DVSS_62
M18
DVSS_63
M19
DVSS_64
P17
DVSS_65
P19
DVSS_66
N18
DVSS_67
U20
DVSS_68
V20
DVSS_69
W20
DVSS_70
Y20
DVSS_71
AA20
DVSS_72
R19
DVSS_73
T19
DVSS_74
M20
DVSS_75
N20
DVSS_76
U21
DVSS_77
V21
DVSS_78
W21
DVSS_79
Y21
DVSS_80
AA21
DVSS_81
P20
DVSS_82
R20
DVSS_83
T20
DVSS_84
U22
DVSS_85
V22
DVSS_86
W22
DVSS_87
Y22
DVSS_88
AA22
DVSS_89
N21
DVSS_90
P21
DVSS_91
R21
DVSS_92
T21
DVSS_93
M22
DVSS_94
N22
DVSS_95
P22
DVSS_96
R22
DVSS_97
T22
DVSS_98
M21
DVSS_99
AC17
DVSS_100
AA19
DVSS_101
M13
DVSS_102
M14
DVSS_103
M15
DVSS_104
AA13
DVSS_105
AB13
DVSS_106
AA14
DVSS_107
AB19
DVSS_108
D6
DVSS_109
W19
DVSS_110
U19
DVSS_111
N17
DVSS_112
L3
DVSS_113
AB18
DVSS_114
AA18
DVSS_115
W18
DVSS_116
U18
DVSS_117
D16
DVSS_118
AC13
DVSS_119
M16
DVSS_120
AC20
DVSS_121
AC22
DVSS_122
AD20
DVSS_123
Y23
DVSS_124
AA23
DVSS_125
AB23
DVSS_126
V24
DVSS_127
W23
BRODT
/BRRAS
C739
0.1uF
OPT
+1.2V_MTK_CORE
C731
0.1uF
+1.5V_DDR
BRDQM0
TP700
IC105
LGE2122[A2_M13]
DDRV_1
R1
DDRV_2
R2
DDRV_3
R3
DDRV_4
R4
DDRV_5
R5
DDRV_6
K3
DDRV_7
R6
DDRV_8
L8
DDRV_9
M8
DDRV_10
D17
DDRV_11
A19
MEMTP
J22
MEMTN
K22
RVREF_A
D18
ARCKE
G8
ARCLK1
B5
ARCLK1
A5
ARCLK0
B14
ARCLK0
A14
ARODT
F13
ARRAS
E13
ARCAS
G13
ARCS
G15
ARWE
H18
ARRESET
G16
ARBA0
D15
ARBA1
F9
ARBA2
G18
ARCSX
F15
ARA14
D11
ARA13
F16
ARA12
D8
ARA11
E11
ARA10
G9
ARA9
E16
ARA8
F11
ARA
G17
ARA6
F10
ARA5
E17
ARA4
E10
ARA3
E15
ARA2
F17
ARA1
G10
ARA0
F18
ARDQM0
D12
ARDQS0
D14
ARDQS0
C14
ARDQ0
B17
ARDQ1
D10
ARDQ2
C17
ARDQ3
C10
ARDQ4
C18
ARDQ5
B9
ARDQ6
E18
ARDQ7
D9
ARDQM1
C15
ARDQS1
A13
ARDQS1
B13
ARDQ8
B11
ARDQ9
B16
ARDQ10
A11
ARDQ11
A17
ARDQ12
C12
ARDQ13
A16
ARDQ14
C11
ARDQ15
C16
ARDQM2
A3
ARDQS2
D5
ARDQS2
C5
ARDQ16
E7
ARDQ17
B2
ARDQ18
C8
ARDQ19
B1
ARDQ20
A9
ARDQ21
C1
ARDQ22
C9
ARDQ23
C3
ARDQM3
C6
ARDQS3
A4
ARDQS3
B4
ARDQ24
A1
ARDQ25
B7
ARDQ26
C4
ARDQ27
C7
ARDQ28
B3
ARDQ29
A7
ARDQ30
A2
ARDQ31
D7
AVDD33_MEMPLL
A20
AVSS33_MEMPLL
H9
C746
0.1uF
C708
10uF
10V
/ARDQS3
C745
0.1uF
C750
0.1uF
C727
0.1uF
C723
0.1uF
/ARDQS2
ARDQ[0-7]
C730
0.1uF
RVREF_C
R730
1K
1%
/BRWE
R726
1K
1%
+1.5V_DDR
BRDQM1
IC105
LGE2122[A2_M13]
RVREF_C
C2
BRCLK0
J2
BRCLK0
J1
BRCKE
L6
BRODT
E3
BRRAS
L4
BRCAS
D3
BRCS
D4
BRBA0
J4
BRBA1
M6
BRBA2
E4
BRWE
K4
BRA15
J3
BRA14
P4
BRA13
G5
BRA12
P6
BRA11
P5
BRA10
L5
BRA9
F4
BRA8
P3
BRA7
H4
BRA6
P2
BRA5
K6
BRA4
M5
BRA3
K5
BRA2
G6
BRA1
N5
BRA0
E5
DDRV_12
B19
DDRV_13
C19
DDRV_14
D19
DDRV_15
E19
DDRV_16
F19
DDRV_17
G19
DDRV_18
F5
DDRV_19
H5
DDRV_20
N8
DDRV_21
P8
DDRV_22
D13
DDRV_23
E8
DDRV_24
G11
DDRV_25
D20
DDRV_26
E20
DDRV_27
F20
DDRV_28
G20
DDRV_29
R7
DDRV_30
R8
DDRV_31
T5
DDRV_32
T6
DDRV_33
T7
DDRV_34
T8
BRDQM0
L1
BRDQS0
H2
BRDQS0
H1
BRDQ0
E2
BRDQ1
N3
BRDQ2
E1
BRDQ3
N1
BRDQ4
D1
BRDQ5
P1
BRDQ6
D2
BRDQ7
N2
BRDQM1
H3
BRDQS1
K1
BRDQS1
K2
BRDQ8
N4
BRDQ9
F2
BRDQ10
M3
BRDQ11
F1
BRDQ12
L2
BRDQ13
F3
BRDQ14
M4
BRDQ15
G3
BRRESET
G4
1uF
C705
C751
0.1uF
/ARWE
C753
0.1uF
C707
10uF
10V
/ARDQS1
+1.5V_DDR
C738
0.1uF
OPT
ARDQS3
C704
10uF
10V
ARA[0-14]
BRDQS1
ARDQM2
C725
0.1uF
ARCLK0
ARDQM0
ARDQM3
C722
0.1uF
ARDQ[24-31]
ARDQM1
ARDQS1
C747
0.1uF
R727
1K
1%
RVREF_A
ARDQS2
ARBA1
ARDQ[8-15]
BRDQ[8-15]
/ARCLK0
VDD3V3
BRDQ[0-7]
C741
0.1uF
C743
0.1uF
C724
10uF
+1.5V_DDR
TP701
ARDQ[16-23]
+1.5V_DDR
+1.5V_DDR
BRREST
C742
0.1uF
ARODT
C737
0.1uF
OPT
/BRCAS
C732
10uF
OPT
C720
0.1uF
RVREF_A
+1.5V_DDR
/ARCSX
/BRCS
C721
10uF
+1.5V_DDR
C717
0.1uF
1uF
C706
/ARDQS0
BRCKE
C728
0.1uF
C726
0.1uF
BRBA1
ARREST
VDD3V3
A_RVREF2
ARDQ[24-31]
H5TQ2G63DFR-PBC
IC702-*2
DDR_256MB_HYNIX_NC4.0
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
NC_5
M7
BA0
M2
BA1
N8
BA2
M3
CK
J7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQL0
E3
DQL1
F7
DQL2
F2
DQL3
F8
DQL4
H3
DQL5
H8
DQL6
G2
DQL7
H7
DQU0
D7
DQU1
C3
DQU2
C8
DQU3
C2
DQU4
A7
DQU5
A2
DQU6
B8
DQU7
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J1
NC_2
J9
NC_3
L1
NC_4
L9
NC_6
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J2
VSS_6
J8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
ARDQS0
ARDQM3
/BRWE
A_RVREF3
C715
0.1uF
ARDQM1
R710
240
1%
+1.5V_DDR
A_RVREF1
ARREST
A_RVREF2
/BRDQS1
ARODT
R705
1K
1%
H5TQ2G63FFR-PBC
IC702-*3
DDR_256MB_HYNIX_NC4.5
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
NC_5
M7
BA0
M2
BA1
N8
BA2
M3
CK
J7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQL0
E3
DQL1
F7
DQL2
F2
DQL3
F8
DQL4
H3
DQL5
H8
DQL6
G2
DQL7
H7
DQU0
D7
DQU1
C3
DQU2
C8
DQU3
C2
DQU4
A7
DQU5
A2
DQU6
B8
DQU7
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J1
NC_2
J9
NC_3
L1
NC_4
L9
NC_6
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J2
VSS_6
J8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
C713
0.1uF
/ARDQS0
B_RVREF5
R714
100
5%
C734
0.1uF
ARDQM2
C735
0.1uF
ARBA2
ARDQS1
ARCKE
A_RVREF1
C736
0.1uF
ARBA1
ARODT
+1.5V_DDR
A_RVREF4
/BRRAS
/ARRAS
R706
1K
1%
BRDQ[8-15]
ARBA0
BRA[15]
A_RVREF4
ARREST
/BRCLK0
/ARDQS3
R719
1K
1%
R707
1K
1%
/ARCLK1
/ARCAS
ARBA0
/ARCAS
C733
0.1uF
R709
1K
1%
R721
1K
1%
R702
1K
1%
R712
100
5%
BRDQS1
C716
0.1uF
BRDQM1
/BRCAS
ARDQ[0-7]
R708
1K
1%
/ARWE
C711
0.1uF
BRDQM0
ARDQS3
R718
1K
1%
ARDQS2
B_RVREF6
BRCLK0
/ARCS
ARCLK0
B_RVREF5
R716
240
1%
BRA[0-14]
ARDQM0
/ARWE
+1.5V_DDR
+1.5V_DDR
C712
0.1uF
/BRCS
+1.5V_DDR
/ARCSX
/ARDQS1
BRA[14]
B_RVREF6
BRREST
ARBA1
/ARCLK0
ARBA2
A_RVREF3
K4B2G1646E-BCK0
IC702-*1
DDR_256MB_SS
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
NC_5
M7
BA0
M2
BA1
N8
BA2
M3
CK
J7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQL0
E3
DQL1
F7
DQL2
F2
DQL3
F8
DQL4
H3
DQL5
H8
DQL6
G2
DQL7
H7
DQU0
D7
DQU1
C3
DQU2
C8
DQU3
C2
DQU4
A7
DQU5
A2
DQU6
B8
DQU7
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J1
NC_2
J9
NC_3
L1
NC_4
L9
NC_6
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J2
VSS_6
J8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
ARDQ[16-23]
+1.5V_DDR
K4B4G1646B-HCK0
IC701
DDR_512MB_SS
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
A15
M7
BA0
M2
BA1
N8
BA2
M3
CK
J7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQL0
E3
DQL1
F7
DQL2
F2
DQL3
F8
DQL4
H3
DQL5
H8
DQL6
G2
DQL7
H7
DQU0
D7
DQU1
C3
DQU2
C8
DQU3
C2
DQU4
A7
DQU5
A2
DQU6
B8
DQU7
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J1
NC_2
J9
NC_3
L1
NC_4
L9
A14
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J2
VSS_6
J8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
/ARDQS2
C714
0.1uF
ARA[0-14]
BRDQ[0-7]
ARCKE
/BRDQS0
K4B4G1646B-HCK0
IC703
DDR_512MB_SS
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
A15
M7
BA0
M2
BA1
N8
BA2
M3
CK
J7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQL0
E3
DQL1
F7
DQL2
F2
DQL3
F8
DQL4
H3
DQL5
H8
DQL6
G2
DQL7
H7
DQU0
D7
DQU1
C3
DQU2
C8
DQU3
C2
DQU4
A7
DQU5
A2
DQU6
B8
DQU7
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J1
NC_2
J9
NC_3
L1
NC_4
L9
A14
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J2
VSS_6
J8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
R704
1K
1%
BRCKE
R711
240
1%
H5TQ4G63AFR-PBC
IC703-*1
DDR_512MB_Hynix
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
A15
M7
BA0
M2
BA1
N8
BA2
M3
CK
J7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQL0
E3
DQL1
F7
DQL2
F2
DQL3
F8
DQL4
H3
DQL5
H8
DQL6
G2
DQL7
H7
DQU0
D7
DQU1
C3
DQU2
C8
DQU3
C2
DQU4
A7
DQU5
A2
DQU6
B8
DQU7
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J1
NC_2
J9
NC_3
L1
NC_4
L9
A14
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J2
VSS_6
J8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
R703
1K
1%
BRBA2
BRODT
/ARRAS
H5TQ4G63AFR-PBC
IC701-*1
DDR_512MB_Hynix
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
A15
M7
BA0
M2
BA1
N8
BA2
M3
CK
J7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQL0
E3
DQL1
F7
DQL2
F2
DQL3
F8
DQL4
H3
DQL5
H8
DQL6
G2
DQL7
H7
DQU0
D7
DQU1
C3
DQU2
C8
DQU3
C2
DQU4
A7
DQU5
A2
DQU6
B8
DQU7
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J1
NC_2
J9
NC_3
L1
NC_4
L9
A14
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J2
VSS_6
J8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
BRBA1
R713
100
5%
MT41K128M16JT-125:K
IC701-*3
DDR_256MB_MICRON
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
NC_5
M7
BA0
M2
BA1
N8
BA2
M3
CK
J7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQ0
E3
DQ1
F7
DQ2
F2
DQ3
F8
DQ4
H3
DQ5
H8
DQ6
G2
DQ7
H7
DQ8
D7
DQ9
C3
DQ10
C8
DQ11
C2
DQ12
A7
DQ13
A2
DQ14
B8
DQ15
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J1
NC_2
J9
NC_3
L1
NC_4
L9
NC_6
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J2
VSS_6
J8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
+1.5V_DDR
BRBA0
MT41K128M16JT-125:K
IC703-*3
DDR_256MB_MICRON
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
NC_5
M7
BA0
M2
BA1
N8
BA2
M3
CK
J7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQ0
E3
DQ1
F7
DQ2
F2
DQ3
F8
DQ4
H3
DQ5
H8
DQ6
G2
DQ7
H7
DQ8
D7
DQ9
C3
DQ10
C8
DQ11
C2
DQ12
A7
DQ13
A2
DQ14
B8
DQ15
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J1
NC_2
J9
NC_3
L1
NC_4
L9
NC_6
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J2
VSS_6
J8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
C709
0.1uF
ARA[0-14]
R720
1K
1%
C710
0.1uF
+1.5V_DDR
MT41K256M16HA-125:E
IC701-*2
DDR_512MB_MICRON
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
NC_5
M7
BA0
M2
BA1
N8
BA2
M3
CK
J7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQ0
E3
DQ1
F7
DQ2
F2
DQ3
F8
DQ4
H3
DQ5
H8
DQ6
G2
DQ7
H7
DQ8
D7
DQ9
C3
DQ10
C8
DQ11
C2
DQ12
A7
DQ13
A2
DQ14
B8
DQ15
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J1
NC_2
J9
NC_3
L1
NC_4
L9
A14
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J2
VSS_6
J8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
BRDQS0
ARDQ[8-15]
MT41K256M16HA-125:E
IC703-*2
DDR_512MB_MICRON
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
NC_5
M7
BA0
M2
BA1
N8
BA2
M3
CK
J7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQ0
E3
DQ1
F7
DQ2
F2
DQ3
F8
DQ4
H3
DQ5
H8
DQ6
G2
DQ7
H7
DQ8
D7
DQ9
C3
DQ10
C8
DQ11
C2
DQ12
A7
DQ13
A2
DQ14
B8
DQ15
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J1
NC_2
J9
NC_3
L1
NC_4
L9
A14
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J2
VSS_6
J8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
+1.5V_DDR
MT41K128M16JT-125:K
IC702
DDR_256MB_MICRON
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
NC_5
M7
BA0
M2
BA1
N8
BA2
M3
CK
J7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQ0
E3
DQ1
F7
DQ2
F2
DQ3
F8
DQ4
H3
DQ5
H8
DQ6
G2
DQ7
H7
DQ8
D7
DQ9
C3
DQ10
C8
DQ11
C2
DQ12
A7
DQ13
A2
DQ14
B8
DQ15
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J1
NC_2
J9
NC_3
L1
NC_4
L9
NC_6
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J2
VSS_6
J8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
ARCLK1
DECAP FOR SOC Rework (BOTTOM)
DECAP FOR SOC (HIDDEN - UCC)
5600mA
MAIN POWER
DDR
MAIN
PF1500-JE
10
MAIN_DDR
2014.05.19
3
SOC SIZE 1st P/N 2nd P/N
H13 4GB X 4 HYNIX EAN62571101 SS EAN62429101
M13 4GB X 2 HYNIX EAN62571101 MICRON EAN62668001
2GB X 1 HYNIX EAN61829204 MICRON EAN62668101