LGE Internal Use Only
Copyright © 2008 LG Electronics. Inc. All right reserved.
Only for training and service purposes
3.5 Memory
1Gbit Flash & 512Mbit DDRAM employed on KF350 with 8 & 16 bit parallel data bus thru ADD(0) ~
ADD(24). The 1Gbit Nand Flash memory with DDRAM stacked device family offers multiple high-
performance solutions.
3. TECHNICAL BRIEF
- 40 -
1V8_SD
0.1u
C128
0.1u
C131
C6
_CK
G4
E9
_CS
E7
_RAS
E5
_RE
D6
_WE
_WED
F8
F5
_WP
1V8_SD
H2
VDD4
M2
VDDQ1
D2
VDDQ2
F2
VDDQ3
K2
C2
VSS1
F9
VSS2
VSS3
G2
N4
VSS4
VSS5
B5
VSS6
N5
N8
VSS7
VSSQ1
E2
J2
VSSQ2
VSSQ3
L2
F7
_CAS
_CE
B7
NC3
B9
NC4
E8
F6
NC5
G5
NC6
G6
NC7
H5
NC8
NC9
H6
R__B
E6
H3
UDQM
J3
UDQS
B6
VCC1
VCC2
N7
VCCQ
N6
B4
VDD1
G9
VDD2
VDD3
M7
K8
IO14
M8
IO15
IO2
J6
IO3
L6
J7
IO4
L7
IO5
IO6
J8
IO7
L8
IO8
K5
M5
IO9
G3
LDQM
F3
LDQS
NC1
B2
N2
NC10
NC11
N9
NC2
DQ13
M4
DQ14
DQ15
N3
C3
DQ2
DQ3
D4
DQ4
D3
DQ5
E4
E3
DQ6
DQ7
F4
DQ8
J4
K3
DQ9
J5
IO0
L5
IO1
K6
IO10
M6
IO11
K7
IO12
IO13
DNU1
DNU10
P9
P10
DNU11
DNU2
A9
A10
DNU3
B1
DNU4
DNU5
B10
DNU6
N1
N10
DNU7
DNU8
P1
P2
DNU9
DQ0
B3
DQ1
C4
DQ10
K4
L3
DQ11
DQ12
L4
M3
A11
G7
A12
C9
A2
B8
A3
M9
A4
A5
L9
K9
A6
J9
A7
H7
A8
A9
H8
D5
ALE
D7
BA0
BA1
D8
G8
CKE
C5
CLE
CLK
H4
A2
U101
K5E1H12ACM-D075
C7
A0
A1
C8
D9
A10
H9
1V8_SD
TP103
0.1u
C126
TP102
C130
0.1u
R106
3300
C125
0.1u
R108
10K
TP101
C132
0.1u
C129
0.1u
C127
0.1u
1V8_SD
FCDP
DATA(8)
DATA(9)
DATA(10)
DATA(11)
DATA(12)
DATA(13)
DATA(14)
DATA(15)
ADD(21)
ADD(22)
ADD(23)
ADD(24)
ADD(25)
ADD(16:28)
DATA(0)
DATA(1)
DATA(2)
DATA(3)
DATA(4)
DATA(5)
DATA(6)
DATA(7)
ADD(0:15)
DATA(0:15)
ADD(16)
ADD(17)
ADD(26)
ADD(27)
ADD(28)
ADD(18)
ADD(19)
ADD(20)
ADD(14)
ADD(15)
_RAM_CS
ADD(29)
ADD(30)
CKE
_CAS
_RAS
SDCLKO
_WR
_BC0
_BC1
_NAND_CS
ADD(16)
ADD(17)
_RD
_WR
UDQS
SDCLKI
ADD(0)
ADD(1)
ADD(2)
ADD(3)
ADD(4)
ADD(5)
ADD(6)
ADD(7)
ADD(8)
ADD(9)
ADD(10)
ADD(11)
ADD(12)
ADD(13)
LDQS
Figure 9 Flash memory & DDR RAM MCP circuit diagram