THE SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES
SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION.
FILRE AND ELECTRICAL SHOCK HAZARDS, WHEN SERVICING IF IS
ESSENTIAL THAT ONLY MANUFATURES SPECFIED PARTS BE USED FOR
THE CRITICAL COMPONENTS IN THE SYMBOL MARK OF THE SCHEMETIC.
0.1uF
C1248
B-TMA1
A-MA12
B-TMRASB
A-MDQL1
240
1%
R1203
A-TMA11
B-MDQL6
B-TMA9
A-MDML
B-MCKB
0.1uF
C1201
A-MDQL0
B-MCASB
22
R1221
A-MDQU4
A-TMDQL2
56
AR1211
A-TMA1
22
AR1205
B-MDQL7
B-TMBA2
B-TMA0
56
AR1203
B-MCKE
B-TMCKE
A-MDQL3
B-TMRESETB
B-MA11
A-MA7
B-TMA5
B-TMDQSLB
1000pF
C1202
B-TMDQL6
1K
1
%
R1228
A-MCKB
A-TMBA0
VCC_1.5V_DDR
B-MDQSL
A-MRASB
B-TMA1
B-MVREFCA
A-MBA1
A-MDQL6
56
1%
R1215
B-MDQL4
A-TMDQU5
A-TMDQU1
B-MVREFDQ
A-TMA10
A-MDQL3
56
1%
R1236
B-TMA2
A-MDQSL
A-TMA13
A-MDQU3
A-MDQL5
22
R1207
A-MDQL5
B-TMDQU1
A-MRESETB
B-TMRESETB
B-TMDQSUB
B-TMDQSL
A-TMCK
B-MA4
A-TMDQSL
A-MDQU1
22
R1208
B-TMA6
B-TMA11
0.1uF
C1211
0.1uF
C1207
22
R1219
B-TMCK
A-MDQL7
A-MDQU2
B-MBA0
B-TMCK
0.1uF
C1218
A-MA4
B-MA12
10uF
C1205
A-TMA4
0.1uF
C1236
0.1uF
C1228
A-TMDQU1
B-TMA7
A-MA3
B-MDQL2
B-MA5
B-TMCKB
A-TMDQSLB
B-TMDMU
A-TMDQU3
56
AR1208
A-MA0
A-TMDQU6
B-MDMU
B-TMDQU1
B-MDQL0
A-TMDQL0
B-MDML
B-MDQU7
B-MA0
B-TMCKE
0.1uF
C1210
B-TMA12
22
AR1218
B-MDQL2
B-MCKE
B-TMDML
56
1%
R1235
B-TMWEB
B-TMCASB
0.1uF
C1203
A-MA7
56
AR1215
B-MWEB
A-TMDQSU
0.1uF
C1232
B-MDQL5
A-MCASB
A-TMA8
A-MBA0
A-TMA2
0.1uF
C1220
B-MDQU4
56
AR1201
B-TMDQU7
B-MCKE
22
R1218
56
1%
R1237
0.1uF
C1221
B-TMDQU3
A-TMA11
1K
1
%
R1201
B-MA3
B-TMA10
A-MRASB
A-TMDQU3
A-MBA1
A-MRESETB
B-TMA4
A-TMDQL4
0.1uF
C1222
1K
1
%
R1204
B-MDQU3
A-TMBA0
A-MA11
56
1%
R1216
22
AR1212
A-TMDQU6
22
AR1210
A-TMRESETB
B-TMDQU0
A-MCKE
B-TMDQL6
A-TMDQSLB
1K
1
%
R1225
A-TMDMU
0.1uF
C1231
A-TMDQL5
0.1uF
C1230
B-MRASB
B-TMDQL5
B-MODT
A-TMA3
A-MCASB
B-MDQL0
B-TMDQL7
A-MDQU7
A-TMCKE
22
R1210
A-TMCKB
A-TMA5
B-TMDML
B-MDML
B-MDQU2
B-MCK
B-TMDQSL
1K
1
%
R1202
A-TMRASB
B-MA12
B-TMDQL2
B-TMA13
B-MA0
B-MDQSU
A-TMRESETB
A-TMA3
A-MDQL0
B-MVREFDQ
A-MA8
22
AR1207
B-MA1
B-TMDQU4
A-TMDQSL
0.1uF
C1245
B-MDQL4
B-TMA13
B-MDQSUB
A-TMDQL1
A-TMDQU7
B-TMDQU4
56
1%
R1238
B-MODT
A-TMBA2
B-MCK
10K
R1233
B-MA8
A-MDQL4
0.1uF
C1242
B-MA13
A-MDQU1
B-MDMU
B-TMODT
A-TMDQU2
B-MDQU6
A-TMDQU0
B-TMDQL3
B-TMBA2
B-MRESETB
B-MBA1
A-MDML
B-MDQU0
A-TMA8
A-TMA6
0.1uF
C1214
B-TMDQL2
0.1uF
C1237
22
AR1209
A-MDQU0
A-TMWEB
A-MA3
L1201
B-MDQSL
22
R1206
A-MBA2
A-MDQSLB
1K
1
%
R1205
0.1uF
C1213
A-TMWEB
A-MDQL7
A-MCK
22
R1209
A-MDQL2
56
AR1220
0.1uF
C1212
VCC_1.5V_DDR
B-MDQU6
A-MCK
A-MCKE
B-TMDQU2
0 . 1 u F
16V
C1226
A-TMRASB
B-MDQSLB
B-TMA3
56
1%
R1214
A-TMDQL2
A-MVREFDQ
0.1uF
C1208
1000pF
C1247
10uF
10V
C1225
1000pF
C1204
B-MRASB
B-TMCASB
A-MA6
22
R1220
B-TMCKB
B-MVREFCA
B-MA6
A-TMDQL1
10K
R1231
A-TMDQL4
A-MA13
B-MA7
B-TMWEB
56
AR1202
A-TMA10
0 . 0 1 u F
25V
C1240
A-TMDQL7
B-MDQSU
A-TMA7
A-TMCASB
B-MA3
B-MA13
10K
R1232
10K
R1234
B-TMDQSLB
A-TMCKE
B-TMBA0
B-MRESETB
10uF
C1246
B-TMRASB
A-TMA9
A-TMDQU7
A-MWEB
A-MA5
B-MDQSUB
0.1uF
C1238
B-MA2
A-MDQSUB
B-MDQL3
A-MDQL2
B-MDQU1
22
R1222
0.1uF
C1234
A-TMDQL6
A-TMA12
A-TMA4
A-MA13
A-TMA5
B-MDQU1
B-TMA8
VCC_1.5V_DDR
A-TMDQSUB
B-TMDQL4
B-TMDQU2
B-TMA4
A-MA6
A-TMDQSUB
B-TMA7
B-TMDQL0
A-TMDML
A-TMODT
B-MA4
B-TMA8
0.1uF
C1206
B-TMA11
VCC_1.5V_DDR
A-TMA0
A-MDQU6
B-MBA0
B-TMDQSU
A-MA8
B-TMBA1
0.1uF
C1224
A-MA2
B-TMDMU
A-TMDQU5
A-MA10
A-TMDQU2
B-MDQU2
B-MDQU5
A-MBA2
B-MA11
B-MDQU3
A-MCKB
A-MA12
0.1uF
C1243
A-MDQU7
A-MVREFDQ
A-MODT
B-TMDQL7
A-MA9
B-MDQL1
56
AR1214
B-TMA10
A-MDQL4
0.1uF
C1219
A-MDQU3
VCC_1.5V_DDR
B-TMDQL5
A-TMCK
A-TMDQL7
0.1uF
C1244
B-TMDQU5
B-TMODT
A-MDQU4
A-MA0
A-MVREFCA
22
AR1217
VCC_1.5V_DDR
B-MA10
A-MA10
A-TMDQU4
B-TMDQU0
A-MDQSUB
B-MA9
A-MDQU2
A-MA1
1K
1
%
R1224
B-TMA0
VCC_1.5V_DDR
B-TMDQSUB
B-MDQL1
A-TMA6
VCC_1.5V_DDR
B-MA6
0.1uF
C1241
B-MCKB
1K
1
%
R1227
A-MDQL1
22
AR1213
0.1uF
C1233
0.1uF
C1217
0.1uF
C1223
A-TMDML
B-TMBA1
22
R1223
A-MVREFCA
22
R1212
B-MDQU0
0.1uF
C1227
A-TMA1
A-TMDQL3
A-MA1
A-MA2
B-TMDQU5
A-MBA0
B-TMDQL1
A-TMA7
B-MCASB
B-TMDQU6
B-TMDQSU
B-TMDQU7
22
R1217
A-TMBA1
A-TMCKB
0.1uF
C1250
A-TMDQL0
B-TMDQL3
B-TMA12
A-MDQSU
1000pF
C1249
B-TMA6
A-MA11
B-TMBA0
B-TMDQL1
22
R1211
A-TMDQSU
B-MDQL6
A-TMA13
B-MBA2
A-MA9
A-MDQL6
B-TMA3
22
AR1206
B-MBA2
B-MWEB
B-TMDQL4
B-MDQL7
240
1%
R1226
B-TMDQL0
A-TMA2
A-MA5
A-MDQSLB
A-TMBA1
B-MDQL5
A-TMA0
B-TMDQU6
B-MA7
B-MDQU7
A-MDMU
A-TMA12
A-MDQSU
B-TMA5
A-MODT
A-MDQSL
B-TMA2
0.1uF
C1215
56
1%
R1213
0 . 0 1 u F
25V
C1209
56
AR1219
B-TMDQU3
B-MBA1
+1.5V_DDR
B-MDQU4
0.1uF
C1235
A-TMBA2
B-TMA9
B-MA8
A-TMDQL6
A-TMDQU0
B-MA10
B-MDQL3
A-TMDMU
VCC_1.5V_DDR
B-MA1
A-MDQU6
A-TMDQL5
22
AR1216
0.1uF
C1216
VCC_1.5V_DDR
VCC_1.5V_DDR
A-MA4
B-MA2
B-MA9
B-MDQU5
0.1uF
C1239
A-MDMU
A-MWEB
A-TMODT
B-MDQSLB
0.1uF
C1229
A-TMA9
A-TMDQU4
A-TMDQL3
A-MCKE
A-MDQU5
A-MDQU0
A-TMCASB
B-MA5
56
AR1204
A-MDQU5
LGE107DC-RP [S7M+ DIVX/MS10]
IC101
S7M-PLUS_DivX_MS10
A_DDR3_A0/DDR2_A13
B8
A_DDR3_A1/DDR2_A8
B9
A_DDR3_A2/DDR2_A9
A8
A_DDR3_A3/DDR2_A1
C21
A_DDR3_A4/DDR2_A2
B10
A_DDR3_A5/DDR2_A10
A22
A_DDR3_A6/DDR2_A4
A10
A_DDR3_A7/DDR2_A3
B22
A_DDR3_A8/DDR2_A6
C9
A_DDR3_A9/DDR2_A12
C23
A_DDR3_A10/DDR2_RASZ
B11
A_DDR3_A11/DDR2_A11
A9
A_DDR3_A12/DDR2_A0
C10
A_DDR3_A13/DDR2_A7
B23
A_DDR3_BA0/DDR2_BA2
B21
A_DDR3_BA1/DDR2_CASZ
A11
A_DDR3_BA2/DDR2_A5
A23
A_DDR3_MCLK/DDR2_MCLK
A12
A_DDR3_MCLKZ/DDR2_MCLKZ
C11
A_DDR3_CKE/DDR2_DQ5
B12
A_DDR3_ODT/DDR2_ODT
C20
A_DDR3_RASZ/DDR2_WEZ
A20
A_DDR3_CASZ/DDR2_BA1
B20
A_DDR3_WEZ/DDR2_BA0
A21
A_DDR3_RESETB
C22
A_DDR3_DQSL/DDR2_DQS0
C16
A_DDR3_DQSLB/DDR2_DQSB0
B16
A_DDR3_DQSU/DDR2_DQSB1
A16
A_DDR3_DQSUB/DDR2_DQS1
C15
A_DDR3_DML//DDR2_DQ13
A14
A_DDR3_DMU/DDR2_DQ6
B18
A_DDR3_DQL0/DDR2_DQ3
C18
A_DDR3_DQL1/DDR2_DQ7
B13
A_DDR3_DQL2/DDR2_DQ1
A19
A_DDR3_DQL3/DDR2_DQ10
C13
A_DDR3_DQL4/DDR2_DQ4
C19
A_DDR3_DQL5/DDR2_DQ0
A13
A_DDR3_DQL6/DDR2_CKE
B19
A_DDR3_DQL7/DDR2_DQ2
C12
A_DDR3_DQU0/DDR2_DQ15
A15
A_DDR3_DQU1/DDR2_DQ9
A17
A_DDR3_DQU2/DDR2_DQ8
B14
A_DDR3_DQU3/DDR2_DQ11
C17
A_DDR3_DQU4/DDR2_DQM1
B15
A_DDR3_DQU5/DDR2_DQ12
A18
A_DDR3_DQU6/DDR2_DQM0
C14
A_DDR3_DQU7/DDR2_DQ14
B17
B_DDR3_A0/DDR2_A13
A25
B_DDR3_A1/DDR2_A8
B24
B_DDR3_A2/DDR2_A9
A24
B_DDR3_A3/DDR2_A1
P25
B_DDR3_A4/DDR2_A2
C24
B_DDR3_A5/DDR2_A10
P26
B_DDR3_A6/DDR2_A4
B26
B_DDR3_A7/DDR2_A3
R24
B_DDR3_A8/DDR2_A6
B25
B_DDR3_A9/DDR2_A12
T26
B_DDR3_A10/DDR2_RASZ
D24
B_DDR3_A11/DDR2_A11
A26
B_DDR3_A12/DDR2_A0
C25
B_DDR3_A13/DDR2_A7
T25
B_DDR3_BA0/DDR2_BA2
P24
B_DDR3_BA1/DDR2_CASZ
C26
B_DDR3_BA2/DDR2_A5
R26
B_DDR3_MCLK/DDR2_MCLK
D26
B_DDR3_MCLKZ/DDR2_MCLKZ
D25
B_DDR3_CKE/DDR2_DQ5
E24
B_DDR3_ODT/DDR2_ODT
N25
B_DDR3_RASZ/DDR2_WEZ
M26
B_DDR3_CASZ/DDR2_BA1
N24
B_DDR3_WEZ/DDR2_BA0
N26
B_DDR3_RESETB
R25
B_DDR3_DQSL/DDR2_DQS0
J 2 5
B_DDR3_DQSLB/DDR2_DQSB0
J 2 4
B_DDR3_DQSU/DDR2_DQSB1
H26
B_DDR3_DQSUB/DDR2_DQS1
H25
B_DDR3_DML/DDR2_DQ13
F26
B_DDR3_DMU/DDR2_DQ6
L24
B_DDR3_DQL0/DDR2_DQ3
L25
B_DDR3_DQL1/DDR2_DQ7
F24
B_DDR3_DQL2/DDR2_DQ1
L26
B_DDR3_DQL3/DDR2_DQ10
F25
B_DDR3_DQL4/DDR2_DQ4
M25
B_DDR3_DQL5/DDR2_DQ0
E26
B_DDR3_DQL6/DDR2_CKE
M24
B_DDR3_DQL7/DDR2_DQ2
E25
B_DDR3_DQU0/DDR2_DQ15
G26
B_DDR3_DQU1/DDR2_DQ9
J 2 6
B_DDR3_DQU2/DDR2_DQ8
G24
B_DDR3_DQU3/DDR2_DQ11
K25
B_DDR3_DQU4/DDR2_DQM1
H24
B_DDR3_DQU5/DDR2_DQ12
K26
B_DDR3_DQU6/DDR2_DQM0
G25
B_DDR3_DQU7/DDR2_DQ14
K24
H5TQ1G63DFR-H9C
EAN61828901
IC1202
DDR_1333_HYNIX
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
NC_5
M7
BA0
M2
BA1
N8
BA2
M3
CK
J 7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J 3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQL0
E3
DQL1
F7
DQL2
F2
DQL3
F8
DQL4
H3
DQL5
H8
DQL6
G2
DQL7
H7
DQU0
D7
DQU1
C3
DQU2
C8
DQU3
C2
DQU4
A7
DQU5
A2
DQU6
B8
DQU7
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J 1
NC_2
J 9
NC_3
L1
NC_4
L9
NC_6
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J 2
VSS_6
J 8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
H5TQ1G63DFR-H9C
EAN61828901
IC1201
DDR_1333_HYNIX
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
NC_5
M7
BA0
M2
BA1
N8
BA2
M3
CK
J 7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J 3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQL0
E3
DQL1
F7
DQL2
F2
DQL3
F8
DQL4
H3
DQL5
H8
DQL6
G2
DQL7
H7
DQU0
D7
DQU1
C3
DQU2
C8
DQU3
C2
DQU4
A7
DQU5
A2
DQU6
B8
DQU7
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J 1
NC_2
J 9
NC_3
L1
NC_4
L9
NC_6
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J 2
VSS_6
J 8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
K4B1G1646G-BCH9
IC1202-*1
DDR_1333_SS_NEW
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
NC_5
M7
BA0
M2
BA1
N8
BA2
M3
CK
J 7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J 3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQL0
E3
DQL1
F7
DQL2
F2
DQL3
F8
DQL4
H3
DQL5
H8
DQL6
G2
DQL7
H7
DQU0
D7
DQU1
C3
DQU2
C8
DQU3
C2
DQU4
A7
DQU5
A2
DQU6
B8
DQU7
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J 1
NC_2
J 9
NC_3
L1
NC_4
L9
NC_6
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J 2
VSS_6
J 8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
K4B1G1646G-BCH9
IC1201-*1
DDR_1333_SS_NEW
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
NC_5
M7
BA0
M2
BA1
N8
BA2
M3
CK
J 7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J 3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQL0
E3
DQL1
F7
DQL2
F2
DQL3
F8
DQL4
H3
DQL5
H8
DQL6
G2
DQL7
H7
DQU0
D7
DQU1
C3
DQU2
C8
DQU3
C2
DQU4
A7
DQU5
A2
DQU6
B8
DQU7
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J 1
NC_2
J 9
NC_3
L1
NC_4
L9
NC_6
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J 2
VSS_6
J 8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
NT5CB64M16DP-CF
EAN61857201
DDR_1333_NANYA_NEW
IC1201-*2
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12
N7
NC_6
T3
NC_5
M7
BA0
M2
BA1
N8
BA2
M3
CK
J 7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J 3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQL0
E3
DQL1
F7
DQL2
F2
DQL3
F8
DQL4
H3
DQL5
H8
DQL6
G2
DQL7
H7
DQU0
D7
DQU1
C3
DQU2
C8
DQU3
C2
DQU4
A7
DQU5
A2
DQU6
B8
DQU7
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J 1
NC_2
J 9
NC_3
L1
NC_4
L9
NC_7
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J 2
VSS_6
J 8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
NT5CB64M16DP-CF
EAN61857201
DDR_1333_NANYA_NEW
IC1202-*2
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12
N7
NC_6
T3
NC_5
M7
BA0
M2
BA1
N8
BA2
M3
CK
J 7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J 3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQL0
E3
DQL1
F7
DQL2
F2
DQL3
F8
DQL4
H3
DQL5
H8
DQL6
G2
DQL7
H7
DQU0
D7
DQU1
C3
DQU2
C8
DQU3
C2
DQU4
A7
DQU5
A2
DQU6
B8
DQU7
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J 1
NC_2
J 9
NC_3
L1
NC_4
L9
NC_7
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J 2
VSS_6
J 8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
CLose to DDR3
DDR3 1.5V By CAP - Place these Caps near Memory
DDR3 1.5V By CAP - Place these Caps near Memory
Close to DDR Power Pin
CLose to Saturn7M IC
CLose to DDR3
CLose to Saturn7M IC
Close to DDR Power Pin
GP2R
DDR_256
20101023
12
Copyright © 2011 LG Electronics. Inc. All rights reserved.
Only for training and service purposes
LGE Internal Use Only
Summary of Contents for 32LV355C
Page 36: ......