User Manual
7-3
V1.0
TriBoard TC3X3 TH V1.0 and TriBoard TC3X3 V1.0
2020-05
TriBoard Manual TC3X3
Hardware: TriBoard TC3X3 TH V1.0 and TriBoard TC3X3 V1.0
Schematic and Layout
Figure 7-2 Schematic -
Clock, Config, Debug, Ports and ADC
1
1
2
2
3
3
4
4
5
5
6
6
7
7
8
8
D
D
C
C
B
B
A
A
2
Infineon Technologies AG
A
T
V
M
C
ACE ATV CES
Am Campeon 1-12
D-85579 Neubiberg
T
el.: +49-89-234-0
7
15.11.2019
Number:
Date:
Sheet:
of
TriBoard TC3X3 Clock, Config, Debug, Ports, ADC
1.0
Revision:
G
:\
Technic
a
l_Support
\Tri
C
ore
\T
ri
B
oard
\E
D
A
_
D
X
P
\Tri
B
oard AU
R
IX
2
G
\T
ri
B
oard
T
C
3
X
3
\T
ri
B
oard
T
C
3
X
3 V1.X\
C
lk_Cf
g
_
D
bg_Port
s_
A
dc.sch
F
ile:
P21
.6
PORT[00..33]
CLOCK & TE
S
T
M
ODE
JT
AG / DAP / OCDS1
XTAL1
53
XTAL2
54
P20.2 / TE
S
T
M
ODE
64
VEXT(OSC)
55
VDD(OSC)
52
T
RST
62
T
CK / DAP0
63
P21.6 / TDI
59
T
M
S / DAP1
60
P21.7 / TDO / DAP2
61
U201B
T
C3X3
P15.3 / CAN01_RXDA
79
P20.14
75
P11.6 / SCLK1
93
P11.9 / MT
SR1
94
P11.3 / MRST1
B
92
P14.1 / ARX0A
82
P14.0 / ATX0
81
P15.1 / ARX1A
77
P15.0 / ATX1
76
P20.11
72
P20.12
73
P20.13
74
P20.9 / REQ7_0
70
P33.5
41
P11.11 / SLSO14
97
ON BOARD USED PERIPHERALS / PINS
P33.7
43
P33.6
42
ASCLIN
CAN
QSPI / TL
F35584
E
RAY
LED
s
P33.8 / SMU_FSP0
44
P33.9
45
P14.3 / HWCFG3
83
P10.5 / HWCFG4
99
P10.6 / HWCFG5
100
HWCFG
P33.10
46
BUTT
ON
P02.0 / TXD0A
1
P02.1 / RXD0A
2
P02.2 / TXD0B
3
P02.3 / RXD0B
4
P02.4 / TXEN0A
5
P02.5 / TXEN
0
B
6
P15.2 / CAN01_TXD
78
P14.5 / HWCFG1
84
P11.10 / CAN03_RXDD
96
P11.12 / CAN03_TXD
98
P20.8
69
P11.2
91
P02.6
7
P02.7
8
P02.8
9
P20.10
71
U201C
T
C3X3
PORT[00..33]
P20
.2
P21.7
GND
R206
opt
XTAL[1..2]
XTAL1
XTAL2
R203
50R_opt
VSSOSC
D
E
BUG..
R207
0R
C202
10pF
C201
10pF
VSSOSC
VSSOSC
1
2
Y201
20MH
z
R201
10K
V_UC
P20.2
R202
opt
GND
XTAL[1..2]
R204
0R
R205
0R
R216
0R
DAP
2
R209
0R
CB201
330n
R208
0R
CB202
330n
VDD
VSSOSC
V_UC
VSSOSC
VDDOSC
VEXTO
S
C
AN[0..39]
V_VR
CB204
470n
GND
VDDM
+
3V3
F
OR 5V ADC
F
OR 3,3V ADC
E
VADC
AN0
38
AN13
23
AN1
37
AN2
36
AN3
35
AN4
34
AN5
33
AN6
32
AN7
28
AN8
27
AN9
26
AN11
25
AN12
24
VAREF1
29
VDDM
30
AN36 / P40.6
16
AN37 / P40.7
15
AN38 / P40.8
14
AN39 / P40.9
13
AN14
22
AN15
21
AN32 / P40.4
20
AN33 / P40.5
19
AN34
18
AN35
17
VSSM
31
U201E
T
C3X3
R222
6R8
CB205
2,2
μ
F
GND
VAREF1
VDDM
R220
1R2
R221
1R2_opt
PORTS
P21.3
57
P21.4
58
P21.2
56
P13.1
88
P13.3
90
P13.2
89
P11.8
95
P15.5
80
P00.0
10
P23.1
51
U201D
T
C3X3
GND
Switch ON m
eans t
he
corres
ponding signal is low.
Switch OFF
m
eans t
he
corres
ponding signal is high.
R232
1K5
R234
1K5
R236
1K5
R240
1K5_opt
P14.5
P10.5
P10.6
P14.3
HWCFG3
HWCFG4
HWCFG5
(about configuration see the manual of ass
embled device)
GND
1
2
3
4
8
7
6
5
1
S201
DIPSW-4
R233
47K
R235
47K
R237
47K
R241
47K
V_UC
V_UC
V_UC
V_UC
NOTE: S201 is for device configuration
S202
P33.9
R256
1K5
R255
47K
V_STB
Y
GND
DAP
2
/TRST
DAP0
DAP1
D
E
BUG..
R212
33R
R214
0R
R215
0R
DAP0
DAP0_A
DAP1
DAP1_A
R213
33R
P15.3
P15.1
P14.1
P15.2
P14.0
P15.0
P02.2
P02.6
P33.8
P02.3
P11.10
P02.5
P33.10
P02.1
P02.4
P02.0
P21.2
P21.4
P21.3
P33
.9
C207
47nF
GND
AN36
C208
47nF
GND
AN37
GND
AN5
C203
47nF
C204
47nF
GND
AN11
C205
47nF
GND
AN12
R249
4K7
R248
4K7
R244
4K7
R245
4K7
R246
4K7
AN0
AN1
AN2
AN3
AN4
AN6
AN5_I
AN11_I
AN12_I
AN9
AN8
AN14
AN15
AN32
AN33
AN[0
..3
9]
P20.8
P20.9
P02.7
P11.12
P11.11
P11.3
P02.8
P11.2
P11.6
P11.9
AN7
AN13
AN32_I
AN33_I
AN34
AN35
AN38
AN39
P14.5
P33.6
P33.5
P33.7
P23.1
P15.5
P20.10
P10.5
P10.6
P14.3
P20.12
P20.14
P20.11
P20.13
P33.9
P00.0
P11.8
P13.2
P13.3
P13.1