3-1
DSP Subsystem
This chapter describes the OMAP5910 multimedia processor DSP subsystem.
Topic
Page
3.1
Architecture Overview
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.2
TMS320C55x DSP CPU Overview
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.3
DSP Memory
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.4
DMA Controller
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.5
TIPB Bridge
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.6
MPU Interface
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.7
EMIF
3.8
DSP Memory Management Unit
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.9
DSP Subsystem Clocking and Reset Control
. . . . . . . . . . . . . . . . . . .
3.10 System Operating Details
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Chapter 3