
Chrom-Art Accelerator™ controller (DMA2D)
RM0351
390/1830
DocID024597 Rev 5
12.5.24 DMA2D register map
The following table summarizes the DMA2D registers. Refer to
the DMA2D register base address.
Table 56. DMA2D register map and reset values
Offset
Register
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
0
0x0000
DMA2D_CR
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
M
O
DE
[1
:0
]
Res.
Res.
CE
IE
CTCIE
CAE
IE
TWIE
TCI
E
TEIE
Res.
Res.
Res.
Res.
Res.
AB
OR
T
SUS
P
ST
AR
T
Reset value
0 0
0 0 0 0 0 0
0 0 0
0x0004
DMA2D_ISR
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
CE
IF
CTCIF
CAE
IF
TWIF
TCIF
TEIF
Reset value
0 0 0 0 0 0
0x0008
DMA2D_IFCR
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
CCEIF
CCTCIF
CAE
C
IF
CTWIF
CTCIF
CTEIF
Reset value
0 0 0 0 0 0
0x000C
DMA2D_FGMAR
MA[31:0]
Reset value
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
0x0010
DMA2D_FGOR
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
LO[13:0]
Reset value
0 0 0 0 0 0 0 0 0 0 0 0 0 0
0x0014
DMA2D_BGMAR
MA[31:0]
Reset value
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
0x0018
DMA2D_BGOR
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
LO[13:0]
Reset value
0 0 0 0 0 0 0 0 0 0 0 0 0 0
0x001C
DMA2D_FGPFCCR
ALPHA[7:0]
Res.
Res.
RBS
AI
Res.
Res.
A
M
[1
:0
]
CS[7:0]
Res.
Res.
ST
A
R
T
CCM
CM[3:0]
Reset value
0 0 0 0 0 0 0 0
0 0
0 0 0 0 0 0 0 0 0 0
0 0 0 0 0 0
0x0020
DMA2D_FGCOLR
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
RED[7:0]
GREEN[7:0]
BLUE[7:0]
Reset value
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
0x0024
DMA2D_BGPFCCR
ALPHA[7:0]
Res.
Res.
RBS
AI
Res.
Res.
A
M
[1
:0
]
CS[7:0]
Res.
Res.
ST
AR
T
CCM
CM[3:0]
Reset value
0 0 0 0 0 0 0 0
0 0
0 0 0 0 0 0 0 0 0 0
0 0 0 0 0 0
0x0028
DMA2D_BGCOLR
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
RED[7:0]
GREEN[7:0]
BLUE[7:0]
Reset value
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
0x002C
DMA2D_FGCMAR
MA[31:0]
Reset value
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
0x0030
DMA2D_BGCMAR
MA[31:0]
Reset value
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
0x0034
DMA2D_OPFCCR
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
RBS
AI
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
CM[2:0]
Reset value
0 0
0 0 0