
DocID024597 Rev 5
289/1830
RM0351
Clock recovery system (CRS) (only valid for STM32L496xx/4A6xx devices)
289
7.6.5
CRS register map
for the register boundary addresses.
Table 37. CRS register map and reset values
Offset Register
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
0
0x00
CRS_CR
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
TRIM[5:0]
SWS
Y
NC
AU
TOTR
IM
E
N
CE
N
Res.
ES
YNCIE
ER
R
IE
SY
N
C
W
A
RNIE
S
Y
NCOKIE
Reset value
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0x04
CRS_CFGR
SY
NC
P
O
L
Re
s.
SYNC
SRC
[1:0]
Re
s.
SYNC
DIV
[2:0]
FELIM[7:0]
RELOAD[15:0]
Reset value
0
1
0
0
0
0
0
0
1
0
0
0
1
0
1
0
1
1
1
0
1
1
0
1
1
1
1
1
1
1
0x08
CRS_ISR
FECAP[15:0]
FEDI
R
Res.
Res.
Res.
Res.
TRIMO
V
F
S
Y
NCMIS
S
SYNCE
R
R
Res.
Res.
Res.
Res.
E
SYNCF
ERRF
S
Y
NCW
ARNF
SYNCOK
F
Reset value
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x0C
CRS_ICR
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
ES
YNCC
E
RRC
SY
NCW
ARNC
SY
N
C
O
KC
Reset value
0
0
0
0