Index
- 1
9
DE
DICA
T
E
D
INS
T
RUCT
IONS
10
T
R
OUB
L
E
S
HO
OT
IN
G
APPENDI
CES
INDEX
INDEX
[A]
Applicable systems•••••••••••••••••••••••••••••••••••••• 2-7
Assurance of cyclic data integrity ••••••••••••••••••• 4-19
Automatic return •••••••••••••••••••••••••••••••••••••••• 4-46
[B]
Block data assurance per station•••••••••••••••••••• 6-26
[C]
Cable fault detection ••••••••••••••••••••••••••••••••••• 4-47
Cable insertion error detection •••••••••••••••4-47,10-45
CC IE Control Network Diagnostics••••••••••••••• 10-26
CC-Link dedicated instruction••••••••••••••••••••••••• 9-2
CC-Link dedicated instruction transmission
delay time •••••••••••••••••••••••••••••••••••••••••••••••• 7-18
Change of transfer target CPU-side device ••••••• 6-37
Changing number of transient
transmissions••••••••••••••••••••••••••••••••••••• 4-43,6-27
Channels •••••••••••••••••••••••••••••••••••••••••••••••••• 9-5
Circuit test•••••••••••••••••••••••••••••••••••••••••••••••• 5-22
Clock setting•••••••••••••••••••••••••••••••••••••••• 4-42,9-1
Clock setting from GX Developer ••••••••••••••••••• 4-42
Communication by LB/LW ••••••••••••••••••••••••••••• 4-3
Communication by LX/LY •••••••••••••••••••••••••••••• 4-9
Communication test •••••••••••••••••••••••••••••••••••• 5-33
Communication with another station's
programmable controller ••••••••••••••••••••••••• 4-33,9-1
Communication with CC-Link IE controller
network compatible devices ••••••••••••••••••••• 4-33,9-1
Comparison between CC-Link IE controller
network and MELSECNET/H •••••••••••••••••••• App-43
Comparison (CC-Link IE controller network,
MELSECNET/H) •••••••••••••••••••••••••••••••••••• App-43
Connection cable ••••••••••••••••••••••••••••••••••••2-5,3-1
Connector specifications ••••••••••••••••••••••••••••••• 3-1
Constant link scan••••••••••••••••••••••••••••••• 4-25,6-26
Control station••••••••••••••••••••••••••••••••••••••A-16,6-5
Control station duplication ••••••••••••••••••••4-48,10-56
Control station switching •••••••••••••••••••••••••••••• 4-44
Control station switching time ••••••••••••••••••••••••A-16
Cyclic data retention time for system switching in
redundant system •••••••••••••••••••••••••••••••••••••• 7-19
Cyclic transmission•••••••••••••••••••••••••••••••••••••• 4-1
Cyclic transmission delay time •••••••••••••••••••••••• 7-6
Cyclic transmission punctuality
assurance ••••••••••••••••••••••••••••••••••••••••• 4-23,6-27
[D]
D LINK LED••••••••••••••••••••••••••••••••••••••••• 5-5,10-5
Data link ••••••••••••••••••••••••••••••••••••••••••••••••••A-15
Data link monitoring time••••••••••••••••••••••••••••••• 6-7
Dedicated instruction ••••••••••••••••••••••••••••• 4-35,9-1
Dedicated link instruction •••••••••••••••••••••••••••••• 9-1
Dedicated link instruction transmission delay
time••••••••••••••••••••••••••••••••••••••••••••••••••••••••7-13
Delay time••••••••••••••••••••••••••••••••••••••••••• 7-6,7-13
Direct access to link devices •••••••••••••••••••••••••4-13
Disconnection •••••••••••••••••••••••••••••••••••••••••• A-16
[E]
Equal assignment ••••••••••••••••••••••••••••••••••••••6-11
Error code•••••••••••••••••••••••••••••••••••••• 10-14,10-37
ERR. LED ••••••••••••••••••••••••••••••••••••••••••••••••• 5-5
External power supply •••••••••••••••••••••••••••• 3-1,4-54
EXT.PW LED ••••••••••••••••••••••••••••••••••••••• 5-5,10-3
[F]
Function lists ••••••••••••••••••••••••••••••••••••••••••••• 3-3
Function version ••••••••••••••••••••••••••••••••••••••••2-10
Functional upgrade••••••••••••••••••••••••••••••••• App-38
[G]
Group ••••••••••••••••••••••••••••••••••••••••• A-16,4-40,6-4
Group cyclic transmission•••••••••••••••••••••• 4-26,6-21
[H]
Hardware test •••••••••••••••••••••••••••••••••••••••••••• 5-9
H/W Information••••••••••••••••••••••••••••••••••••••• 10-38
[I]
Identical point assignment ••••••••••••••••••••••••••••6-12
Implementation and installation••••••••••••••••••••••• 5-1
IN connector •••••••••••••••••••••••••••••••••••••••• 5-4,5-20
Interlink transfer•••••••••••••••••••••••••••••••••• 4-28,6-56
Internal current consumption (5V DC) ••••••••••••••• 3-1
Interrupt request to CPU module ••••••••••••• 4-55,6-50
Interrupt setting and request •••••••••••••••••• 4-55,6-50
I/O master station•••••••••••••••••••••••••••••••••• 4-9,6-18
[L]
LB/LW settings ••••••••••••••••••••••••••••••••••••••••••• 6-9
LED••••••••••••••••••••••••••••••••••••••••••••••••••• 5-5,10-1
Link device •••••••••••••••••••••••••••••••••••••••••••••••• 4-1
Link direct device •••••••••••••••••••••••••••••••••••••••4-13
Link input (LX)•••••••••••••••••••••••••••••••••••••••••••• 4-9
Link output (LY) •••••••••••••••••••••••••••••••••••••••••• 4-9
Link refresh ••••••••••••••••••••••••••••••••••••••••••••••4-12
Link refresh time ••••••••••••••••••••••••••••••••••••••••• 7-2
Link register (LW)•••••••••••••••••••••••••••••••••••••••• 4-3
Link relay (LB)•••••••••••••••••••••••••••••••••••••••••••• 4-3
Link scan time •••••••••••••••••••••••••••••••••••••••••••• 7-1
Link special register (SW)•••••••••••••••••••8-37,App-16
Link special relay (SB)•••••••••••••••••••••••• 8-37,App-1
Logging ••••••••••••••••••••••••••••••••••••••••••••••••• 10-34
Loopback•••••••••••••••••••••••••••••••••••••••••••••••••4-45
LX/LY settings•••••••••••••••••••••••••••••••••••••••••••6-17
Содержание QJ71GP21-SX
Страница 1: ......
Страница 2: ......
Страница 644: ...App 94 Appendix 6 External Dimensions Appendix 6 2 QJ71GP21S SX APPENDICES Memo ...
Страница 649: ......
Страница 650: ......