Processor Pin and Signal Information
90
Datasheet, Volume 1
Figure 8-1. Socket Pinmap (Top View, Upper-Left Quadrant)
40 39 38 37 36 35 34 33 32 31 30 29 28 27 26 25 24 23 22 21
AY
VSS_NCTF
SA_DQ[3 7]
VSS
SA_BS[0]
VDDQ
SA_CK#[2]
VDDQ
SA_CK[0 ]
SA_MA[1]
VDDQ
AW
NCTF
SA_DQ[3 3]
VSS
SA_ DQ[36 ]
RSVD
SA_ODT[3 ]
SA_ MA[13 ]
VDDQ
SA_CS#[2]
SA_WE#
SA_BS[1]
SA_CK[2]
SA_ CK#[3 ] SA_ CK#[0 ]
SA_MA[2] SA_MA[3]
AV
VSS_NCTF
VSS
SA_DQS[4]
SA_DQS#[4]
VSS
RSVD
VDDQ
SA_ CS#[1 ] SA_ODT[0]
SA_CAS#
VDDQ
SA_ MA[10 ]
SA_MA[0] SA_CK[3]
VDDQ VDDQ
SA_MA[4]
SA_MA[8 ]
VDDQ
AU
NCTF
SA_ DQ[34 ] SA_ DQ[38 ] SA_DQ[3 9] SA_DQ[3 5] SA_ DQ[32 ]
VSS
SA_CS#[3] SA_ ODT[1]
VDDQ
SA_ODT[2 ]
SA_ CS#[0 ]
SA_RAS#
VDDQ
VSS
SA_ CK#[1 ]
SA_CK[1]
VDDQ
SA_MA[7]
SA_MA[1 1]
AT
VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS
SB_ CS#[3 ]
VSS
SA_MA[5] SA_MA[6] SA_MA[9]
SA_MA[1 2]
AR
SA_DQ[4 0] SA_ DQ[44 ] SA_ DQ[45 ] SA_DQ[4 1]
VSS
SB_ DQ[46 ] SB_DQ[4 7]
SB_DQS#[5]
SB_ DQ[44 ] SB_DQ[45 ]
VSS
SB_ DQ[33 ] SB_ DQ[32 ]
VSS
SB_ MA[13 ]
SB_WE#
VDDQ VDDQ VDDQ VDDQ
AP
VSS
SA_DQS#[5]
SA_ DQS[5 ]
VSS VSS
SB_ DQ[42 ] SB_DQ[4 3] SB_DQS[5] SB_ DQ[40 ] SB_DQ[41 ]
VSS
SB_ DQ[37 ] SB_ DQ[36 ]
VSS
SB_ ODT[1]
VSS
SB_RAS#
SB_BS[0]
VSS
SB_CK[3]
AN
SA_DQ[4 7] SA_ DQ[46 ] SA_ DQ[42 ] SA_DQ[4 3]
VSS VSS VSS VSS VSS VSS VSS
SB_ DQS[4 ]
SB_DQS#[4]
VSS
SB_ CS#[1 ] SB_ CS#[0 ]
VSS
SB_ MA[1 0]
VSS
SB_CK#[3]
AM
VSS VSS VSS VSS VSS
SB_ DQ[54 ] SB_DQ[5 2]
SB_DQS#[6]
SB_ DQ[48 ] SB_DQ[49 ]
VSS
SB_ DQ[39 ] SB_ DQ[38 ]
VSS
SB_ ODT[2]
VSS
SB_BS[1]
VSS
SB_ CK#[2 ]
VSS
AL
SA_DQ[4 8] SA_ DQ[52 ] SA_ DQ[53 ] SA_DQ[4 9]
VSS
SB_ DQ[50 ] SB_DQ[5 5] SB_DQS[6] SB_ DQ[51 ] SB_DQ[53 ]
VSS
SB_ DQ[35 ] SB_ DQ[34 ]
VSS
SB_ ODT[0]
SB_ CS#[2 ]
VSS
SB_CK[2]
SB_ CK#[0 ]
SB_CK[0]
AK
VSS
SA_DQS#[6]
SA_ DQS[6 ]
VSS VSS VSS VSS VSS VSS VSS
VCCIO VCCIO
VSS
VCCIO
SB_ ODT[3]
SB_CAS#
SB_MA[0]
VCCIO
VSS
VCCIO
AJ
SA_DQ[5 5] SA_ DQ[54 ] SA_ DQ[50 ] SA_DQ[5 1]
VSS
SB_ DQ[60 ] SB_DQ[6 1]
SKTOCC#
VCCIO
RSVD RSVD RSVD
VCCIO
VSS
VCCIO
VSS
VDDQ VDDQ
SM_VREF
VSS
AH
VSS VSS VSS VSS VSS
SB_ DQ[56 ] SB_DQ[5 7]
VSS
AG
SA_DQ[5 6] SA_ DQ[60 ] SA_ DQ[61 ] SA_DQ[5 7]
VSS
SB_ DQS[7 ]
SB_DQS#[7]
VCCIO
AF
VSS
SA_DQS#[7]
SA_ DQS[7 ]
VSS VSS
SB_ DQ[63 ]
VSS
SB_DQ[6 2]
AE
SA_DQ[6 3] SA_ DQ[62 ] SA_ DQ[58 ] SA_DQ[5 9]
VSS
SB_ DQ[59 ] SB_DQ[5 8]
VSS
AD
VSS VSS VSS
RSVD
VSS
RSVD RSVD
VSS
AC
VCCAXG VCCAXG VCCAXG VCCAXG VCCAXG VCCAXG VCCAXG VCCAXG
AB
VCCAXG VCCAXG VCCAXG VCCAXG VCCAXG VCCAXG VCCAXG VCCAXG
AA
VSS VSS VSS VSS VSS VSS
Содержание BX80623I32100
Страница 34: ...Interfaces 34 Datasheet Volume 1...
Страница 42: ...Technologies 42 Datasheet Volume 1...
Страница 58: ...Power Management 58 Datasheet Volume 1...
Страница 60: ...Thermal Management 60 Datasheet Volume 1...
Страница 70: ...Signal Description 70 Datasheet Volume 1...
Страница 88: ...Electrical Specifications 88 Datasheet Volume 1...
Страница 108: ...Processor Pin and Signal Information 108 Datasheet Volume 1...
Страница 112: ...DDR Data Swizzling 112 Datasheet Volume 1...