317
Table A.1
Instruction Set (cont)
Mnemonic
Operation
Addressing Mode/
Instruction Length (Bytes)
Operand Size
#xx: 8/16
Rn
@Rn
@(d:16, Rn)
@–Rn/@Rn+
@aa: 8/16
@(d:8, PC)
@@aa
Implied
No. of States
I
H N Z V C
Condition Code
↔
↔
PUSH Rs
ADD.B #xx:8, Rd
ADD.B Rs, Rd
ADD.W Rs, Rd
ADDX.B #xx:8, Rd
ADDX.B Rs, Rd
ADDS.W #1, Rd
ADDS.W #2, Rd
INC.B Rd
DAA.B Rd
SUB.B Rs, Rd
SUB.W Rs, Rd
SUBX.B #xx:8, Rd
SUBX.B Rs, Rd
SUBS.W #1, Rd
SUBS.W #2, Rd
DEC.B Rd
DAS.B Rd
NEG.B Rd
CMP.B #xx:8, Rd
CMP.B Rs, Rd
CMP.W Rs, Rd
MULXU.B Rs, Rd
SP–2
→
SP
Rs16
→
@SP
Rd8+#xx:8
→
Rd8
Rd8+Rs8
→
Rd8
Rd16+Rs16
→
Rd16
Rd8+#xx:8 +C
→
Rd8
Rd8+Rs8 +C
→
Rd8
Rd16+1
→
Rd16
Rd16+2
→
Rd16
Rd8+1
→
Rd8
Rd8 decimal adjust
→
Rd8
Rd8–Rs8
→
Rd8
Rd16–Rs16
→
Rd16
Rd8–#xx:8 –C
→
Rd8
Rd8–Rs8 –C
→
Rd8
Rd16–1
→
Rd16
Rd16–2
→
Rd16
Rd8–1
→
Rd8
Rd8 decimal adjust
→
Rd8
0–Rd
→
Rd
Rd8–#xx:8
Rd8–Rs8
Rd16–Rs16
Rd8
×
Rs8
→
Rd16
W
B
B
W
B
B
W
W
B
B
B
W
B
B
W
W
B
B
B
B
B
W
B
2
— —
0 — 6
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
14
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
(1)
↔
↔
↔
↔
(2)
↔
↔
↔
(2)
↔
↔
↔
— — — — —
— — — — —
—
—
↔
↔
↔
*
*
(3)
↔
↔
↔
↔
↔
↔
↔
(1)
↔
↔
↔
↔
(2)
↔
↔
↔
↔
(2)
↔
↔
↔
↔
— — — — —
— — — — —
—
—
↔
↔
↔
*
*
—
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
(1)
↔
↔
↔
↔
— — — — —
↔
↔